发明名称 于电脑系统运作时动态增加其资料处理率的方法及晶片组
摘要
申请公布号 申请公布日期 2011.01.01
申请号 TW096113010 申请日期 2007.04.13
申请人 威盛电子股份有限公司 发明人 张乃舜;余嘉兴
分类号 G06F1/08 主分类号 G06F1/08
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼;颜锦顺 台北市大安区信义路4段279号3楼
主权项 一种于电脑系统运作时动态增加其资料处理率的方法,该电脑系统包括一处理器,一记忆体,以及一晶片组,而该处理器经由一汇流排连接至该晶片组,该方法包括下列步骤:将该电脑系统之资料处理率划分为复数之超频模式;检测至少一超频模式变换条件,以决定是否调整该电脑系统之超频模式;若调整该电脑系统之超频模式时,暂停该处理器使用该汇流排;若决定调整该电脑系统之超频模式,则调整一第一时脉频率;以及若决定调整该电脑系统之超频模式,则调整该汇流排之驱动力;其中当该电脑系统之超频模式被提升时,该电脑系统之资料处理率更进一步增加。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括若决定调整该电脑系统之超频模式,则调整供应该晶片组之第一电压及供应该记忆体之第二电压。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括若决定调整该电脑系统之超频模式,则调整一第二时脉频率。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较该晶片组之一缓冲器之填满程度与一预设值。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该晶片组包括用以缓冲于该处理器与该晶片组间交换之资料的一处理器输出入缓冲器,用以缓冲于该记忆体与该晶片组间交换之资料的一记忆体缓冲器,用以缓冲于一影像卡与该晶片组间交换之资料的一影像卡缓冲器,以及用以缓冲于一南桥晶片组(south-bridge chipset)与该晶片组间交换之资料的一周边处理单元缓冲器,而该至少一超频模式变换条件系择自该处理器输出入缓冲器之一第一填满程度,该记忆体缓冲器之一第二填满程度,该影像卡缓冲器之一第三填满程度,该周边处理单元缓冲器之一第四填满程度,以及其组合。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该晶片组更包括用以缓冲于该晶片组与该处理器之一三维绘图引擎间交换之资料的一三维绘图引擎缓冲器,以及用以缓冲于该晶片组与该处理器之一MPEG解码引擎间交换之资料的一MPEG解码引擎缓冲器,而该至少一超频模式变换条件系择自该三维绘图引擎缓冲器之一第一填满程度,该MPEG解码引擎缓冲器之一第二填满程度,以及其组合。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较该处理器之一温度与一预设值。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较供应该处理器之一电流与一预设值。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括提供一应用软体以供使用者手动调整该电脑系统之该超频模式。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中暂停该处理器使用该汇流排之步骤包括致能该晶片组之一汇流排优先(Bus Priority Request,BPRI)接脚,以通知该处理器该晶片组将接管该汇流排。如申请专利范围第1项所述之于电脑系统运作时动态增加其资料处理率的方法,其中暂停该处理器使用该汇流排之步骤包括致能该晶片组之一阻挡下一请求(Block Next Request,BNR)接脚,以通知该处理器该晶片组将接管该汇流排。一种于电脑系统运作时动态增加其资料处理率的方法,该电脑系统包括一处理器,一记忆体,以及一晶片组,而该处理器经由一汇流排连接至该晶片组,且该电脑系统之资料处理率被划分为复数之超频模式,该方法包括下列步骤:检测至少一超频模式变换条件,以决定是否调整该电脑系统之该超频模式;于调整该电脑系统之超频模式时,致能该晶片组之一特定接脚,以暂停该处理器使用该汇流排;于调整该电脑系统之超频模式时,则调整一第一时脉频率、一第二时脉频率、以及一第三时脉频率,其中该第一时脉频率系供该处理器运作,该第二时脉频率系供该汇流排动作,而该第三时脉频率系供该记忆体动作;于调整该电脑系统之超频模式时,调整该汇流排之驱动力;以及于调整该电脑系统之超频模式后,失能该晶片组之该特定接脚;其中当该电脑系统之超频模式被提升时,该电脑系统之资料处理率更进一步增加。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括于调整该电脑系统之超频模式时,调整供应该晶片组之第一电压及供应该记忆体之第二电压。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较该晶片组之一缓冲器之填满程度与一预设值。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该晶片组包括用以缓冲于该处理器与该晶片组间交换之资料的一处理器输出入缓冲器,用以缓冲于该记忆体与该晶片组间交换之资料的一记忆体缓冲器,用以缓冲于一影像卡与该晶片组间交换之资料的一影像卡缓冲器,以及用以缓冲于一南桥晶片组(south-bridge chipset)与该晶片组间交换之资料的一周边处理单元缓冲器,而该至少一超频模式变换条件系择自该处理器输出入缓冲器之一第一填满程度,该记忆体缓冲器之一第二填满程度,该影像卡缓冲器之一第三填满程度,该周边处理单元缓冲器之一第四填满程度,以及其组合。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该晶片组更包括用以缓冲于该晶片组与该处理器之一三维绘图引擎间交换之资料的一三维绘图引擎缓冲器,以及用以缓冲于该晶片组与该处理器之一MPEG解码引擎间交换之资料的一MPEG解码引擎缓冲器,而该至少一超频模式变换条件系择自该三维绘图引擎缓冲器之一第一填满程度,该MPEG解码引擎缓冲器之一第二填满程度,以及其组合。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较该处理器之一温度与一预设值。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中检测该至少一超频模式变换条件系比较供应该处理器之一电流与一预设值。如申请专利范围第12项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括提供一应用软体以供使用者手动调整该电脑系统之该超频模式。如申请专利范围第@sIMGCHAR!d10011.TIF@eIMG!项所述之于电脑系统运作时动态增加其资料处理率的方法,其中该方法更包括于致能该特定接脚前,检查该处理器是否仍有锁定该汇流排之运算仍在持续进行中。一种可于电脑系统运作时动态增加其资料处理率的晶片组,该晶片组包括:一缓冲器,耦接一汇流排;至少一频率控制接脚,耦接一时脉合成器(clock synthesizer),以调整该时脉合成器输出之一时脉频率;以及一超频模式控制器,接收一第一触发信号、一计时终点信号及该缓冲器之一资料索引,用以比较该晶片组之一缓冲器之填满程度与一预设值,并对应产生一频率控制信号,输出至该频率控制接脚;其中当该电脑系统之超频模式被提升时,该电脑系统之资料处理率更进一步增加。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该晶片组更包括:至少一第一电源控制接脚,耦接于该晶片组与供应该晶片组之第一电压的一晶片组电源控制器之间;以及至少一第二电源控制接脚,耦接于该晶片组与供应该记忆体之第二电压的一记忆体电源控制器之间;其中若调整该电脑系统之该超频模式时,该超频模式控制器藉由该第一电源控制接脚通知该晶片组电源控制器调整供应该晶片组之该第一电压,并藉由该第二电源控制接脚通知该记忆体电源控制器调整供应该记忆体之该第二电压。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中若调整该电脑系统之该超频模式时,该超频模式控制器致能该晶片组之汇流排优先(Bus Priority Request,BPRI)接脚或阻挡下一请求(Block Next Request,BNR)接脚,以暂停该处理器使用该汇流排。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该超频模式控制器更比较一温度与一预设值,并对应产生该频率控制信号。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该超频模式控制器更比较一电流与另一预设值,并对应产生该频率控制信号。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该电脑系统藉一应用软体以供使用者手动调整该电脑系统之该超频模式。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该超频模式控制器包含一侦测电路,该侦测电路包括:一锁存器接收该第一触发信号及该缓冲器之该资料索引,若该第一触发信号触发该锁存器时,该锁存器输出所接收之该资料索引;一记忆阵列,储存该锁存器输出之该资料索引;以及一平均器,若接收到该计时终点信号时,对该记忆阵列储存之内容进行平均运算,以产生该缓冲器之填满程度。如申请专利范围第27项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该超频模式控制器更包含:一暂存器,用以储存该预设值;以及一比较器,依据该平均器产生之该缓冲器之填满程度及该预设值,以调整该电脑系统之超频模式。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该汇流排耦接至一处理器,且该缓冲器用以缓冲于该处理器与该晶片组间交换之资料。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该汇流排耦接至一记忆体,且该缓冲器用以缓冲于该记忆体与该晶片组间交换之资料。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该汇流排耦接至一影像卡,且该缓冲器用以缓冲于该影像卡与该晶片组间交换之资料。如申请专利范围第21项所述之于电脑系统运作时动态增加其资料处理率的晶片组,其中该汇流排耦接至一南桥晶片,且该缓冲器用以缓冲于该南桥晶片与该晶片组间交换之资料。
地址 台北县新店市中正路535号8楼