发明名称 LLC拓扑效率优化方法、系统及LLC拓扑系统
摘要 本发明公开了一种LLC拓扑的效率优化方法,包括以下步骤:1)检测LLC拓扑的输入电压;2)根据检测到的输入电压计算出给定的输出母线电压如下:Vbus=n*Vin,其中Vbus为LLC拓扑输出母线电压,Vin为输入电压,n为变压器副边对原边的变比;3)将LLC拓扑的输出电压调整到给定的输出母线电压。还公开了一种相应的LLC拓扑效率优化系统以及LLC拓扑系统。本发明将LLC拓扑的工作频率维持在谐振频率点附近,扩大了系统在谐振频率点的工作范围,提高了系统的整体工作效率。
申请公布号 CN101931329A 申请公布日期 2010.12.29
申请号 CN200910151610.0 申请日期 2009.06.23
申请人 力博特公司 发明人 卫中俊;刘芳
分类号 H02M3/28(2006.01)I 主分类号 H02M3/28(2006.01)I
代理机构 深圳新创友知识产权代理有限公司 44223 代理人 王震宇
主权项 一种LLC拓扑效率优化方法,其特征在于,包括以下步骤:1)检测LLC拓扑的输入电压;2)根据检测到的输入电压计算出给定的输出母线电压如下:Vbus=n*Vin,其中Vbus为输出母线电压,Vin为输入电压,n为变压器副边对原边的变比;3)将LLC拓扑的输出电压调整到给定的输出母线电压。
地址 美国俄亥俄州哥伦布迪尔伯恩道1050号