发明名称 端到端重配置环境下终端重配置的系统结构和控制方法
摘要 端到端重配置环境下终端重配置的系统结构和控制方法中:可重配置终端的系统结构由嵌入式微处理器ARM、数字信号处理器DSP和现场可编程门阵列FPGA三个部件组成;其方法为,它包括由可重配置终端、接入点/基站AP/BS、重配置网络管理服务器协同完成的重配置触发事件检测过程、重配置决定和接入技术选择过程、重配置软件下载过程和重配置软件安装与执行过程4个过程;所述重配置触发事件检测过程、重配置决定和接入技术选择过程和重配置软件下载过程分别由位于嵌入式微处理器ARM中的终端重配置控制器中的重配置触发事件检测模块、重配置决定和接入技术选择模块和重配置软件下载模块完成。
申请公布号 CN101287256B 申请公布日期 2010.12.22
申请号 CN200810123687.2 申请日期 2008.05.23
申请人 南京邮电大学 发明人 糜正琨;陈巧玲;刘伟
分类号 H04W36/14(2006.01)I 主分类号 H04W36/14(2006.01)I
代理机构 南京经纬专利商标代理有限公司 32200 代理人 叶连生
主权项 1.一种端到端重配置环境下终端重配置的系统结构,其特征在于:可重配置终端的系统结构由嵌入式微处理器ARM、数字信号处理器DSP和现场可编程门阵列FPGA三个部件组成;其中,嵌入式微处理器ARM上装载终端重配置控制器和可重配置应用层软件,现场可编程门阵列FPGA上装载可重配置物理层逻辑,数字信号处理器DSP上装载可重配置MAC层软件,在终端重配置控制器的控制和管理下,可重配置终端完成物理层、MAC层和应用层的重配置;可重配置终端系统结构包括三组接口:嵌入式微处理器ARM和现场可编程门阵列FPGA之间的接口,嵌入式微处理器ARM和数字信号处理器DSP之间的接口,数字信号处理器DSP和现场可编程门阵列FPGA之间的接口;所述的嵌入式微处理器ARM和现场可编程门阵列FPGA之间的接口包括两种接口,一种是JTAG接口,终端重配置控制器通过该接口向现场可编程门阵列FPGA传递需替换的物理层重配置文件,另一种是并行数据接口,终端重配置控制器通过该接口向现场可编程门阵列FPGA传递重配置参数、接受现场可编程门阵列FPGA的重配置执行结果反馈信息,当嵌入式微处理器ARM的nGCS2向现场可编程门阵列FPGA的CS引脚输出高电平时,嵌入式微处理器ARM的8位地址线选中FPGA的低8位地址线,并通过现场可编程门阵列FPGA低8位数据线进行数据交换;嵌入式微处理器ARM和数字信号处理器DSP之间的接口为主机处理器接口HPI,终端重配置控制器通过该接口向数字信号处理器DSP传递需替换的MAC层重配置模块、重配置参数并接受数字信号处理器DSP的重配置执行结果反馈信息,当嵌入式微处理器ARM的nGCS1向数字信号处理器DSP的<img file="FSB00000260799900011.GIF" wi="100" he="53" />引脚输出低电平时选中数字信号处理器DSP,嵌入式微处理器ARM的低4位地址线作为控制线,嵌入式微处理器ARM的8位数据线与数字信号处理器DSP的8位HPI数据线进行数据交换,交换的数据包括控制命令、用户数据和下载软件,这三种交换数据通过标志位进行区分;所述的数字信号处理器DSP和现场可编程门阵列FPGA之间的接口是地址总线和数据总线接口,通过该接口数字信号处理器DSP向现场可编程门阵列FPGA传送需发送的MAC帧,现场可编程门阵列FPGA向DSP传送解调后的接收MAC帧。
地址 210003 江苏省南京市新模范马路66号