发明名称 一种AU/VC并行接口处理装置
摘要 本发明公开一种AU/VC并行接口处理装置,包括ADD侧接口模块和DROP接口模块,ADD侧接口模块经配置后可将4位格式输入数据流转换为8位格式输出数据流,将帧头指示输入信号转换为ADD侧帧头指示输出信号,以及将ADD侧C1J1指示输入信号和ADD侧PL指示输入信号分别转换为C1J1指示输出信号和PL指示输出信号;DROP侧接口模块经配置后可将8位格式输入数据流转换为4位格式输出数据流,将根据DROP侧C1J1指示输入信号和DROP侧PL指示输入信号生成DROP侧帧头指示输出信号,以及将DROP侧C1J1指示输入信号和DROP侧PL指示输入信号分别转换为DROP侧C1J1指示输出信号和DROP侧PL指示输出信号。采用本发明能够较大减少AU/VC并行接口所需占用芯片的管脚数目,使得芯片设计更为容易实现。
申请公布号 CN101072081B 申请公布日期 2010.12.01
申请号 CN200710079536.7 申请日期 2007.02.26
申请人 中兴通讯股份有限公司 发明人 范艳芳;孙明施
分类号 H04J3/06(2006.01)I;H04L29/02(2006.01)I;H04L5/00(2006.01)I 主分类号 H04J3/06(2006.01)I
代理机构 北京安信方达知识产权代理有限公司 11262 代理人 龙洪;霍育栋
主权项 一种AU/VC并行接口处理装置,包括ADD侧接口模块和DROP接口模块,其中:所述ADD侧接口模块设置有时钟端、4位格式数据输入端、ADD侧帧头指示信号输入端、ADD侧C1J1指示信号输入端、ADD侧PL指示信号输入端、8位格式数据输出端、ADD侧帧头指示信号输出端、ADD侧C1J1指示信号输出端和ADD侧PL指示信号输出端,所述ADD侧接口模块由ADD侧选择信号生成单元、延迟单元和ADD侧输出单元组成,其中所述ADD侧选择信号生成单元用于根据所述ADD侧帧头指示输入信号生成ADD侧选择信号且将其发送至所述ADD侧输出单元;所述延迟单元用于将所述4位格式输入数据流、所述ADD侧帧头指示输入信号和所述ADD侧C1J1指示输入信号延迟一个节拍后分别构成4位格式延迟数据流、ADD侧帧头指示延迟信号和C1J1指示延迟信号,然后将这些数据和信号发送至所述ADD侧输出单元;所述ADD侧输出单元用于根据所述ADD侧选择信号,将所输入的4位格式延迟数据流和4位格式输入数据流合并构成8位格式输出数据流,将所述ADD侧帧头指示延迟信号转换为ADD侧帧头指示输出信号,将所述C1J1指示延迟信号转换为ADD侧C1J1指示输出信号,将所输入的ADD侧PL指示输入信号转换为ADD侧PL指示输出信号,并且分别输出这些数据和信号;所述DROP侧接口模块设置有时钟端、8位格式数据输入端、DROP侧C1J1指示信号输入端、DROP侧PL指示信号输入端、4位格式数据输出端、DROP侧帧头指示信号输出端、DROP侧C1J1指示信号输出端和DROP侧PL指示信号输出端,所述DROP侧接口模块由DROP侧帧头指示信号生成单元、DROP侧选择信号生成单元和DROP侧输出单元组成,其中所述DROP侧帧头指示信号生成单元利用所述DROP侧C1J1指示输入信号和所述DROP侧PL指示输入信号,生成DROP侧帧头脉冲信号,并将其分别发送至所述DROP侧选择信号生成单元和所述DROP侧输出单元;所述DROP侧选择信号生成单元根据所述DROP侧帧头脉冲信号生成DROP侧选择信号并且将其发送至所述DROP侧输出单元;所述DROP侧输出单元用于分别生成并输出所述DROP侧帧头指示输出信号、所述DROP侧PL指示输出信号和所述DROP侧C1J1指示输出信号,以及根据所述DROP侧选择信号将所述8位格式输入数据流依次转换为所述4位格式输出数据流,并从所述4位格式数据输出端输出。
地址 518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部