发明名称 一种非整数倍插值装置及信号调制系统
摘要 本实用新型公开一种非整数倍插值装置,包括地址控制器、查找表存储器、输入寄存器、乘法器、加法器和输出寄存器;所述地址控制器与查找表存储器相连,用于根据插值后的符号率和固定时钟的频率,计算出存储地址;所述查找表存储器还与乘法器相连,用于根据地址控制器输出的地址查找该地址中预先存储的参数C,并输出到乘法器;所述输入寄存器与乘法器相连,用于接收、缓存、移位信号,并输出到乘法器;所述乘法器还与加法器相连,用于将参数C与寄存器输出的信号相乘,并将结果输入加法器。本实用新型采用基于固定时钟的非整数倍插值滤波,既实现了不同符号率的信号调制,又降低了成本,并且大大提高了信号质量。
申请公布号 CN201663654U 申请公布日期 2010.12.01
申请号 CN200920260720.6 申请日期 2009.11.20
申请人 深圳市同洲电子股份有限公司 发明人 李辉亮
分类号 H04N7/01(2006.01)I;H04N5/14(2006.01)I 主分类号 H04N7/01(2006.01)I
代理机构 代理人
主权项 一种非整数倍插值装置,其特征在于,包括地址控制器、查找表存储器、输入寄存器、乘法器、加法器和输出寄存器;所述地址控制器与查找表存储器相连,用于根据插值后的符号率和固定时钟的频率,计算出存储地址并将所述存储地址输入到查找表存储器;所述查找表存储器还与乘法器相连,用于根据地址控制器输出的地址查找该地址中预先存储的参数C,并输出到乘法器;所述输入寄存器与乘法器相连,用于接收、缓存、移位信号,并输出到乘法器;所述乘法器还与加法器相连,用于将参数C与寄存器输出的信号相乘,并将结果输入加法器;所述加法器还与输出寄存器相连,用于将乘法器输出的结果进行相加,得到结果信号并将结果信号输入到输出寄存器;所述输出寄存器用于缓存并输出所述加法器输出的结果信号。
地址 518057 广东省深圳市南山区科技园北区彩虹科技大厦(新西路)