摘要 |
1. Устройство измерения задержки сигналов точного времени в каналах связи, содержащее первый делитель частоты с переменным коэффициентом деления, вход которого соединен с входом опорных импульсов устройства, а управляющий вход - с первым выходом блока управления режимами, второй и третий выход которого соединены соответственно с управляющими входами второго и третьего делителя частоты с переменными коэффициентами деления, а первый вход - с выходом первого релейно-фазового детектора, первый вход которого соединен с выходом первого делителя частоты с переменным коэффициентом деления, второй вход - с выходом второго делителя частоты с переменным коэффициентом деления и со вторым входом второго релейно-фазового детектора, первый вход которого соединен с выходом третьего делителя частоты с переменным коэффициентом деления, а выход - со вторым входом блока управления режимами, при этом на входы второго и третьего делителей частоты с переменным коэффициентами деления подаются соответственно импульсы дополнительного и измеряемого сигналов, отличающееся тем, что дополнительно введены вычислитель, управляющий вход которого соединен с дополнительным выходом блока управления режимами, выход - с управляющим входом блока управления режимами, счетчик тактовых импульсов, первый вход которого соединен с входом первого делителя частоты с переменным коэффициентом деления, второй вход - с вторым входом вычислителя, на который подается опорный сигнал времени, третий вход - с измеряемым сигналом времени, а выход - со счетным входом вычислителя, результирующий выход которого является выходом устройства. ! 2. Устройство � |