发明名称 用于流水线模数转换器的高速低功耗大摆幅运算放大器
摘要 本发明属于集成电路技术领域,具体为一种用于流水线模数转换器的高速低功耗大摆幅的运算放大器。该运算放大器由输入尾电流源管,差分输入对管,N型共栅管,P型共栅管,P型负载管,复制电路,以及自举电路构成。具体采用增益自举套筒式共源共栅结构,使尾电流源管和PMOS负载管工作在线性区以增大其输出摆幅,用复制电路动态调整尾电流源栅极电压,维持其电流恒定,增大其输出阻抗,从而改善共模抑制比和电源抑制比。本运算放大器实现高速度、低功耗、大输出摆幅、高共模抑制比和高电源抑制比。
申请公布号 CN101895264A 申请公布日期 2010.11.24
申请号 CN201010222245.0 申请日期 2010.07.09
申请人 复旦大学 发明人 任俊彦;范明俊;舒光华;束晨;许俊;李宁;叶凡
分类号 H03F3/45(2006.01)I;H03M1/12(2006.01)I 主分类号 H03F3/45(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项 一种用于流水线模数转换器的高速低功耗大摆幅运算放大器,其特征在于由输入尾电流源管(1),2个MOS管(2、3)组成的差分输入对管,2个N型共栅管(4、5),2个P型共栅管(6、7),2个P型负载管(8、9),6个MOS管(10~15)组成的复制电路, 以及2个自举电路(42、43)构成;其中,NMOS尾电流源管(1)的源端,第十NMOS管(10)的源端接地;第八、第九、第十五PMOS管(8、9、15)的源端接地;第二、第三NMOS管(2、3)的栅极接差分输入信号,它们的漏端接第四、第五 NMOS管(4、5)的源端;第八、第九 PMOS管(8、9)的漏端接第六、第七 PMOS管(6、7)的源端;第一自举运放(42)的输入接第二、第三NMOS管(2、3)的漏端,输出接第四、第五NMOS管(4、5)的栅极,构成负反馈;第二自举运放(43)的输入接第八、九PMOS管(8、9)的漏端,输出接第六、第七PMOS管(6、7)的栅极,构成负反馈;第六、第七PMOS管(6、7)的漏端分别接第四、第五NMOS管(4、5)的漏端,作为差分输出端;第十五PMOS管(15)的漏端接第十四 PMOS管(14)的源端;第十四PMOS管(14)的漏端接第十三PMOS管(13)的源端和第一、第十NMOS管(1、10)的栅极;第十三PMOS管(13)的漏端接第十一、第十二NMOS管(11、12)的漏端;第十一、第十二NMOS管(11、12)的栅极接输入差分信号,源端接第十NMOS管(10)的漏端。
地址 200433 上海市杨浦区邯郸路220号