发明名称 时钟外同步系统及其控制流程
摘要 本发明提供一种向计算机提供时间信息的时钟外同步系统,包括核心控制电路和重锁定控制电路等。核心控制电路接收时钟源提供的秒脉冲信号,跟踪锁定秒脉冲后发送计秒信号更新时间信息。重锁定控制电路也接收秒脉冲信号,在核心控制电路失锁后进行信号重锁定,输出重锁信号或者重置信号。核心控制电路完成初始化后开始跟踪,当有效脉冲间隔计数器的计数值处于有效脉冲间隔理想计数值的误差范围内时成功锁定。出现脉冲毛刺时不予处理;出现脉冲丢失时强制触发,同时重锁定控制电路进行重锁定。如此技术方案,就能在不影响计算机实时任务的前提下完成精确同步,尤其能克服毛刺、丢失等情况造成的干扰,更可靠地完成同步任务,并实现微秒级的同步精度。
申请公布号 CN101895383A 申请公布日期 2010.11.24
申请号 CN201010219463.9 申请日期 2010.07.07
申请人 中国人民解放军国防科学技术大学 发明人 姚新宇;陈勇;黄柯棣;潘玉林;郭刚;王全民;唐小凤;吴文波
分类号 H04L7/00(2006.01)I;H04L29/08(2006.01)I;G06F1/12(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 代理人
主权项 一种时钟外同步系统,用于向其外部的计算机提供准确的时间信息,其特征在于:该模块包括核心控制电路、重锁定控制电路、存储单元、和通信接口,所述核心控制电路接收本时钟外同步系统的外部提供的秒脉冲时钟信号;该核心控制电路跟踪锁定所述秒脉冲时钟信号后,向所述存储单元发送计秒信号;所述重锁定控制电路也接收本时钟外同步系统的外部提供的秒脉冲时钟信号;该重锁定控制电路在所述核心控制电路失锁后进行信号重锁定过程,向所述核心控制电路输出重锁信号或者重置信号;所述存储单元与所述核心控制电路进行双向通信;所述存储单元中存储所述核心控制电路和所述重锁定控制电路工作所需的信息,并将时间信息记录在时间寄存器中;所述通信接口与所述存储单元进行双向通信;所述通信接口还连接到所述计算机,与所述计算机进行双向通信。
地址 410073 湖南省长沙市砚瓦池正街47号国防科学技术大学机电工程与自动化学院