发明名称 并列测试程序之多流介面
摘要
申请公布号 TWI333549 申请公布日期 2010.11.21
申请号 TW096103925 申请日期 2007.02.02
申请人 泰瑞戴尼公司 发明人 乔治W 康纳;彼得A 理查特;克瑞格E 罗伯森
分类号 G01R31/00 主分类号 G01R31/00
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 一种测试器处理系统,其包含:包括复数个测试部分之测试头;一与该测试头通讯之测试器资料汇流排;一与该测试器资料汇流排通讯之多流切换器;及复数个处理器,每一处理器与该多流切换器之一个别处理器埠通讯;其中该复数个处理器之每一者执行测试软体之一个别的执行个体,且其中该多流切换器系设计成允许该测试软体之每一执行个体透过该测试器资料汇流排与该测试头之对应的测试部分通讯而不会干扰在其它处理器上执行之该测试软体的执行个体。如请求项1之测试器处理系统,其中该复数个处理器中之一者系具有一使用者介面的主要处理器,且其中该主要处理器可用于单一处理器的测试作业。如请求项1之测试器处理系统,其中该多流切换器将来自该复数个处理器的串流转换成为一可配合经设计用于与一单一处理器通讯之测试设备使用的协定。如请求项1之测试器处理系统,其中该测试头包含一或多个仪器插槽且其中该测试软体之每一执行个体被指派给对应的仪器插槽的一或多个部分。一种多流切换器,其包含:一用于与包括复数个测试部分之一测试头通讯之测试器埠;复数个处理器埠;及与该测试器埠通讯且与该复数个处理器埠通讯之协定电路,其中该协定电路系设计用来引导该复数个处理器埠之每一者与该测试器埠之间的串流至该测试头之个别部分。如请求项5之多流切换器,其进一步包含一与该测试器资料汇流排埠通讯以便与一测试头进行光学通讯之光电介面转换器。如请求项5之多流切换器,其中该协定电路包含:与该测试器埠通讯之测试器端序列化器/解序列化器电路;与该测试器端序列化器/解序列化器电路通讯之测试器资料汇流排写入电路;与该测试器端序列化器/解序列化器电路通讯之测试器资料汇流排读取电路;与该测试器资料汇流排写入电路及该测试器资料汇流排读取电路通讯之复数个传送处理器;及与该等处理器埠之每一者通讯以及与该复数个传送处理器之一对应传送处理器通讯之对应处理器端读取电路、处理器端写入电路以及处理器端序列化器/解序列化器电路。如请求项7之多流切换器,其中该测试器端序列化器/解序列化器电路系设计用来在一测试头与该等传送处理器之间执行序列资料与并列资料之间的转换。如请求项7之多流切换器,其中该测试器资料汇流排写入电路及该测试器资料汇流排读取电路系设计用来提供调节进入该等传送处理器的串流、根据来自该等传送处理器之待处理资料建立多流读/写讯框、分解多流讯框,以及传送分解后的讯框到该等传送处理器。如请求项7之多流切换器,其中该等传送处理器系设计用来缓冲及调节来自该复数个处理器之资料读取及写入、把来自该测试头的读取资料往回连接到来自该处理器的读取请求、把资料传回至该等处理器、缓冲至该测试头的写入资料,以及缓冲来自该测试头的读取资料。如请求项7之多流切换器,其进一步包含一与该复数个传送处理器通讯之符记存放区。如请求项11之多流切换器,其中该复数个传送处理器系设计用来指出一串流中之一封包的封包类型、请求用来共用资源的符记以及分解单一串流讯框。一种用于测试一器件之方法,其包括:透过一测试器资料汇流排将一测试头之至少一仪器插槽之至少一部分连接至一多流切换器;透过复数个处理器资料汇流排将复数个处理器连接到该多流切换器;及在该复数个处理器上执行测试器软体的个别执行个体以测试该器件。如请求项13之方法,其进一步包括将来自该复数个处理器资料汇流排的串流转换成适合用于该测试器资料汇流排的串流。如请求项13之方法,其进一步包括将来自该测试器资料汇流排的串流转换成适合用于该复数个处理器资料汇流排的串流。如请求项13之方法,其进一步包括使用一协定与一测试头通讯,对于该测试头,该协定似乎来自一单一处理器,以便无需修改原本经设计配合单一处理器操作之测试设备或软体。
地址 美国