发明名称 放大器
摘要
申请公布号 TWI333323 申请公布日期 2010.11.11
申请号 TW093121798 申请日期 2004.07.21
申请人 伍尔夫生微电子股份有限公司 发明人 李察 派克E. RICHARD, PATRICK ETIENNE;班诺克 约翰L. PENNOCK, JOHN LAURENCE
分类号 H03F1/26 主分类号 H03F1/26
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 一种放大器,包含连接于一输出级之一输入级,该输入级系连接于一正电源轨与一接地轨之间,并具有配置于接收一输入信号之一输入端子,该输出级系连接于一正电源轨与一负电源轨之间,并具有一输出端子,该输出级系可依据所接收的输入信号而适于在输出端产生一输出信号,且更适于在使用时使得该输出端的静电压系介于该正电源轨上的电压与该负电源轨上的电压间之一选择值;并且,其中该等输入及输出级系整合在一共同基材上,该共同基材系连接至该接地轨。如申请专利范围第1项之放大器,其中该输出级系被设成使该输出端的静电压实质上为接地电位。如申请专利范围第1项之放大器,且该放大器适于使在该输入端的静电压实质上为接地电位。如申请专利范围第1项之放大器,其中该输入和输出级系连接于一共同的正电源轨。如申请专利范围第1项之放大器,其中该输出级包含至少一NMOS元件,该NMOS元件含有配置于一p型井内之多数的n+源极和汲极区,该p型井系以一n型井来隔离于该共同基材,且隔离的p型井系连接于该负电源轨。如以上申请专利范围任一项之放大器,其中该输出级包含互相串联连接于该正、负电源轨间之第一和第二输出电晶体,而该输出级的输出系由一介于该第一和第二输出电晶体之间的节点来提供。如申请专利范围第6项之放大器,更包含以叠接配置方式分别与该第一和第二输出电晶体连接之第三和第四输出电晶体。如申请专利范围第6项之放大器,更包含并联连接于该第一输出电晶体的闸极和第二输出电晶体的闸极之间之第一和第二驱动电晶体。如申请专利范围第8项之放大器,更包含以叠接配置方式分别与该第一和第二驱动电晶体连接之第三和第四驱动电晶体。如申请专利范围第1至5项中任一项之放大器,其中该输入级包含一摺叠式配置的多个电晶体。如申请专利范围第1至5项中任一项之放大器,其中该输入和输出级系以CMOS技术实施。如申请专利范围第1项之放大器,更包含连接于该输入级和输出级之间,并连接于该正电源轨与接地轨之间之一第三级,该输入级亦连接于该正电源轨与接地轨之间。如申请专利范围第12项之放大器,其中该第三级系非反相的。如申请专利范围第12项之放大器,其中该第三级包含一驱动一PMOS镜配置之共源级。如申请专利范围第14项之放大器,其中该第三级包含一驱动该共源级之源极随耦器级。如申请专利范围第12至15项中任一项之放大器,其中该第三级系随该输入及输出级整合在一共同基材上。如申请专利范围第1至5及12至15项中任一项之放大器,更包含配置于接收一数位信号并输出一对应的类比信号至该输入级的输入端之一数位至类比转换器(DAC)。如申请专利范围第17项之放大器,其中该DAC系随该等输入与输出级整合在一共同基材上。如申请专利范围第1至5及12至15项中任一项之放大器,更包含用以由一正电源电压产生一负电源电压之一产生装置,该产生装置系连接于与该输出级相同的正电源轨,而该负电源轨系连接于该产生装置的输出端。如申请专利范围第19项之放大器,其中该产生装置系配置以产生大小值量等于正电源轨的正电压之一负电源电压。如申请专利范围第19项之放大器,其中该产生装置包含一电荷泵。如申请专利范围第19项之放大器,其中该产生装置系随该等输入和输出级整合在一共同基材上。如申请专利范围第1至5及12至15项中任一项之放大器,更包含连接于该正电源轨之一电源供应器。一种放大器,包含连接于一输出级之一输入级,该输入级系连接于一正电源轨与一接地轨之间,并具有配置于接收一输入信号之一输入端子,该输出级系连接于一正电源轨与一负电源轨之间,并具有一输出端子,该输出级系可依据所接收的输入信号而适于在输出端产生一输出信号,且更适于在使用时使得该输出端的静电压系介于该正电源轨上的电压与该负电源轨上的电压间之一选择值;其中该等输入及输出级系连接于一共同正电源轨,以及该放大器更包含一用以由一正电源电压产生一负电源电压之一产生电路,该产生电路系连接于与该输出级相同的正电源轨,而该负电源轨系连接于该产生装置的输出端,以及其中该等输入及输出级系整合在一共同基材上,该共同基材系连接至该接地轨。一种用来驱动连接于接地点之负载的方法,该方法包含下列步骤:提供一输入信号至一放大器输入级的输入端,该输入级系连接于一输出级;在一共同基材上形成该输入级及输出级;将该共同基材连接至接地点;将该输入级连接于一正电源电压与接地之间;将输出级连接于一正电源电压与一负电源电压之间,而由该输出级的输出端提供一实质上为0伏的静输出电压;使用该输出级在该输出端产生一输出信号,该输出信号系取决于该输入信号;及将负载连接于该输出端而以该输出信号驱动该负载。如申请专利范围第25项之方法,其中形成该输出级的步骤包含:形成至少一NMOS元件之步骤,该NMOS元件含有多数配置于一p型井中的n+源极和汲极区,该p型井系以一n型井来与该共同基材隔离,及将该隔离的p型井连接于负电源电压之步骤。如申请专利范围第25至26项中任一项之方法,更包含由该正电源电压来产生负电源电压的步骤。如申请专利范围第25项之方法,更包含以该输出信号来驱动一耳机的步骤。
地址 英国