发明名称 可缩小布局面积的半导体存储器件
摘要 在第1金属布线层上设置供给N阱电压(VDDB)的金属(312)。金属(312)通过共有接触(216和219)与设置在N阱区内的有源层(300)进行电耦合,对N阱区供给N阱电压(VDDB)。在第3金属布线层上设置供给P阱电压(VSSB)的金属(332、333)。供给N阱电压(VDDB)的金属(312)因形成使用了第1金属布线层的金属的结构,故无需向下层的打基础区域,只要确保P阱电压(VSSB)的金属(332、333)的向下层的打基础区域即可。因此,可缩小供电单元(PMC)的Y方向的长度,并可缩小供电单元的布局面积。
申请公布号 CN101071814B 申请公布日期 2010.11.03
申请号 CN200710102904.5 申请日期 2007.05.11
申请人 株式会社瑞萨科技 发明人 石井雄一郎
分类号 H01L27/11(2006.01)I;H01L23/522(2006.01)I 主分类号 H01L27/11(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 浦柏明;刘宗杰
主权项 一种半导体存储器件,其中,具备具有多个存储单元和多个供电单元的存储器阵列,其中,上述多个存储单元被配置成矩阵状,并且每个都包括:第2导电类型的1对负载晶体管,形成在N阱区;以及第1导电类型的1对驱动晶体管,形成在P阱区,连接成与上述负载晶体管构成触发器,上述多个供电单元的每个与存储单元列对应地设置,构成用于对上述N阱区和P阱区供电而设置的行,上述N阱区和P阱区在列方向延伸,在行方向交替配设,该半导体存储器件还具备:沿行方向与上述多个供电单元对应地设置、与上述供电单元电耦合并用于对上述N阱区供给N阱电压的电源线;以及沿行方向与上述多个供电单元对应地设置、与上述供电单元电耦合并用于对上述P阱区供给P阱电压的电源线,上述用于供给N阱电压的电源线经设置在与第1金属布线层之间的接触,与上述N阱区电耦合,上述用于供给P阱电压的电源线在上述第1金属布线层的上层形成,经分别设置在与各金属布线层之间的多个接触,与上述P阱区电耦合。
地址 日本东京都
您可能感兴趣的专利