发明名称 数据传输装置
摘要 一种数据传输装置,包括用于产生与输入时钟信号同步的多相时钟信号的延迟锁定环。时钟选择器响应选择信号选择多相时钟信号。调制控制器利用输入时钟信号和调制信息产生选择信号,使得时钟选择器在每个预定间隔内选择多相时钟信号。时钟发生器根据所选多相时钟信号产生第一和第二锁存时钟信号。数据传输器利用第一和第二锁存时钟信号传输输入数据。因此,该数据传输装置至少能减轻与相关的数据传输装置一样多的EMI并消除了数据错误的概率、节省了IC面积,相关的数据传输装置为减轻EMI而使用了扩频时钟生成。回避了对于FIFO存储器的需求,有助于IC的小型化。相关的数据传输装置的扩频时钟生成功能可在IC内部实现,增加了生产量。
申请公布号 CN101876888A 申请公布日期 2010.11.03
申请号 CN200910215540.0 申请日期 2009.12.28
申请人 东部高科股份有限公司 发明人 金相燮
分类号 G06F5/06(2006.01)I 主分类号 G06F5/06(2006.01)I
代理机构 北京博浩百睿知识产权代理有限责任公司 11134 代理人 宋子良;阮伟
主权项 一种数据传输装置,包括:延迟锁定环(DLL),用于产生与输入时钟信号同步的多相时钟信号;时钟选择器,用于响应选择信号,选择所述多相时钟信号;调制控制器,用于利用所述输入时钟信号和调制信息产生所述选择信号,使得所述时钟发生器在每个预定间隔选择所述多相时钟信号;时钟发生器,用于根据所选择的多相时钟信号产生第一和第二锁存时钟信号;以及数据传输器,用于利用所述第一和第二锁存时钟信号传输输入数据。
地址 韩国首尔