发明名称 同步整流电源变换器用的预偏置电路
摘要 本发明涉及电压变换器,尤其涉及具有接受电压变换器的输出的输入端的控制电路,该控制电路设置成控制电压变换器输出的电压电平。所解决的问题涉及在接通变换器时在变换器输出端上有预偏置电压的情况。所述控制电路之目的是,快速增大变换器输出端上的电压并避免在启动顺序时任何电压或电流从输出端泄漏。这由在控制电路中的比较器实现,所述比较器用来将基准电压与输出电压的分压进行比较,并且如果基准电压低于所分压的输出电压,则增大比较器输出端上的基准电压。该比较器电路包含运算放大器。
申请公布号 CN101313263B 申请公布日期 2010.11.03
申请号 CN200680043299.2 申请日期 2006.07.06
申请人 艾利森电话股份有限公司 发明人 M·阿佩尔伯格
分类号 G05F1/46(2006.01)I;H02M1/08(2006.01)I;H02M1/00(2007.01)I;H02M3/335(2006.01)I 主分类号 G05F1/46(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 曾祥夌;王忠忠
主权项 一种用以控制所连接的电压变换器(90)的输出电压“V1+-V1-”的控制电路(100),包括:至所述电压变换器输出端的连接线路(101,102),所述连接线路(101,102)用以接受由所述电压变换器(90)产生的第一电压“V1+-V1-”;为将所述第一电压“V1+-V1-”分成第一信号V2和第二信号V3而设置的阻抗元件(R5、R7、R9、R10、R3、C3、C5、C6),其中,V2>V3;包含第一运算放大器(N1)的补偿器网络(120),所述第一运算放大器(N1)具有接受所述第一信号V2的第一信号输入端(4)和接受基准电压Vref的第二信号输入端(3),所述第一运算放大器(N1)用来将所述第一信号V2与所述基准电压Vref进行比较,并在一输出端产生用以控制所述电压变换器(90)的电压电平V1的比较信号;电容(C4),其第一端上连接所述电路的最低电位,其第二端上连接电阻(R4)以通过所述电阻(R4)接受充电电流,所述第二端上还连接第一运算放大器的第二信号输入端(3),所述电容(C4)用来稳定所述基准电压Vref;以及包含第二放大器(N3)的比较器电路(110),所述第二放大器(N3)具有接受所述基准信号Vref的第一信号输入端(4)和接受所述第二信号V3的第二信号输入端(3),所述第二放大器(N3)用来将所述第二信号V3与所述基准信号Vref比较,并在Vref<V3时增大其输出端上的基准信号Vref。
地址 瑞典斯德哥尔摩