发明名称 一种双翼可扩展多处理器紧耦合共享存储器体系结构
摘要 本发明提供一种双翼可扩展多处理器紧耦合共享存储器体系结构,是在一个p处理器规模的紧耦合共享存储器体系结构内,包含j个处理器模块PM,其中每个处理器模块由i个处理器C耦合交叉连接而成,且每处理器只有一条链路与结点控制器NC直接连接;每个处理器模块PM包含2个成对结点控制器NC,每个结点控制器NC通过m条链路与处理器连接,并通过n条链路与互连网络连接;互连网络共有两组,每组互连网络由k个q端口交叉开关路由芯片NR组成。通过上述连接方式,构成双翼可扩展多处理器紧耦合共享存储器体系结构。本发明体系结构的优点在于:在保持处理器规模可扩展的前提下,实现处理器带宽与网络带宽的平衡,同时保持较低的互连网络平均延迟。
申请公布号 CN101216815B 申请公布日期 2010.11.03
申请号 CN200810013718.9 申请日期 2008.01.07
申请人 浪潮电子信息产业股份有限公司 发明人 胡雷钧;窦勇;刘光明;王恩东;廖湘科;罗军;尹宏伟;吴庆波;王永文;王守昊;黄家明;赵吉志;郑义
分类号 G06F15/173(2006.01)I 主分类号 G06F15/173(2006.01)I
代理机构 济南信达专利事务所有限公司 37100 代理人 姜明
主权项 双翼可扩展多处理器紧耦合共享存储器体系结构的构建方法,其特征在于在一个双翼可扩展的有p个处理器紧耦合共享存储器体系结构内,包含j个处理器模块PM,其中每个处理器模块PM由i个处理器C耦合交叉连接而成,且每处理器C只有一条链路与结点控制器NC直接连接;每个处理器模块PM包含2个成对结点控制器NC,每个结点控制器NC通过m条链路与处理器C连接,并通过n条链路与互连网络连接;互连网络共有两组,每组互连网络连接k个q端口交叉开关路由芯片NR,其中:处理器C的数量是p=i×j,为实现处理器之间通信的无阻塞性,则需要i=2m,即m=i/2,同时为实现网络传输的无阻塞性,则需要n×j=q×k,假定处理器单链路带宽为a,网络单链路带宽为b,由于结点控制器NC距离处理器C端较近,实际带宽a>b,为保持处理器C带宽与网络带宽的相对平衡,即am=bn,则要求m<n。
地址 250014 山东省济南市历下区山大路224号