发明名称 动态浮点运算暂存器精密度控制的装置及方法
摘要 本发明提供动态浮点运算暂存器精密度控制的装置及方法。该装置包括一适应性转换逻辑电路以及一标志暂存器文件。适应性转换逻辑电路用于接收多个输入运算元,其中每一个输入运算元具有一对应的精度。适应性转换逻辑电路亦记录对应的精度以供后续浮点运算使用。标志暂存器文件耦接适应性转换逻辑电路。标志暂存器文件储存每一个输入运算元,以及储存对应的精度,并连结对应的精度与对应的输入运算元。根据对应的精度以一精度准位执行后续浮点运算。本发明能够显著地减少执行浮点运算的次运算以及/或步骤的数目,从而提高执行效率。
申请公布号 CN101859243A 申请公布日期 2010.10.13
申请号 CN201010210169.1 申请日期 2010.06.22
申请人 威盛电子股份有限公司 发明人 G·葛兰·亨利;罗德尼·E·虎克;泰瑞·派克斯
分类号 G06F9/302(2006.01)I;G06F9/318(2006.01)I 主分类号 G06F9/302(2006.01)I
代理机构 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人 刘新宇;王璐
主权项 一种微处理器装置,其特征在于,用以执行适应于多个输入运算元的精度格式的浮点运算,该微处理器装置包括:一适应性转换逻辑电路,用于接收所述输入运算元,其中每一个该输入运算元具有一对应的精度,该适应性转换逻辑电路用于记录该对应的精度以供后续浮点运算使用;以及一标志暂存器文件,耦接该适应性转换逻辑电路,用于储存每一个该输入运算元以及该对应的精度,并连结所述输入运算元与对应的精度;其中,该微处理器装置根据该对应的精度以一精度准位执行该后续浮点运算。
地址 中国台湾台北县