发明名称 一种适用于DRM标准的Viterbi解码器
摘要 本发明公开了一种适用于DRM的Viterbi解码器,包括分支度量模块、路径度量模块和回溯扫描模块,路径度量模块接收分支度量模块的信号并将处理后的信号传送到回溯扫描模块,特点是路径度量模块由六个加-比较-选择单元、四个四级流水线加法器、两个第一比较器和两个选择器组成,加-比较-选择单元接收分支度量模块的信号,第一比较器输出决断信号,选择器输出路径度量信号,优点在于在功率不小于50M的情况,能够完全满足DRM解码的实时要求,并且使用的资源大大降低,比使用相同工艺但是采用完全并行结构的Viterbi解码器节省资源50%左右。
申请公布号 CN101217285B 申请公布日期 2010.09.29
申请号 CN200710306581.1 申请日期 2007.12.28
申请人 宁波中科集成电路设计中心有限公司 发明人 常华;黄晁;龚国旺;哈力提;傅志斌
分类号 H03M13/41(2006.01)I 主分类号 H03M13/41(2006.01)I
代理机构 宁波奥圣专利代理事务所(普通合伙) 33226 代理人 程晓明
主权项 一种适用于世界数字广播的Viterbi解码器,包括分支度量模块、路径度量模块和回溯扫描模块,所述的路径度量模块接收所述的分支度量模块的信号并将处理后的信号传送到所述的回溯扫描模块,其特征在于所述的路径度量模块由六个加-比较-选择单元、四个四级流水线加法器、两个第一比较器和两个选择器组成,所述的加-比较-选择单元分别与所述的四级流水线加法器和所述的第一比较器连接,所述的第一比较器和所述的加-比较-选择单元分别与所述的选择器连接,所述的分支度量模块包括一个浮点加法器、一个浮点乘法器、一个最小值产生器和一个第二比较器,所述的浮点加法器和所述的浮点乘法器分别与所述的最小值产生器连接,所述的最小值产生器与所述的第二比较器连接,所述的回溯扫描模块使用能够完成信号的先进后出的缓冲功能的单口RAM,所述的最小值产生器接收待解码信号,所述的第二比较器与所述的加-比较-选择单元连接传送分支度量信号,所述的第一比较器与所述的回溯扫描模块连接用于传送决断信号,所述的选择器与所述的回溯扫描模块连接用于传送路径度量信号,所述的回溯扫描模块输出解码后的信号。
地址 315040 浙江省宁波市科技园区院士路创业大厦603室