发明名称 使用多校验节点算法的纠错解码器
摘要 在一个实施例中,一种LDPC解码器具有控制器和一个或更多个校验节点单元(CNU)。CNU使用缩放最小和算法、偏移最小和算法、或缩放和偏移最小和算法来生成校验节点消息。在最初时,控制器选择缩放因子和偏移值。对于无缩放,缩放因子可被设定为1,并且对于无偏移,偏移值可被设定为0。如果解码器未能正确地对码字解码,则(i)控制器选择新的缩放因子和/或偏移值,以及(ii)解码器尝试使用新的缩放和偏移值来对码字正确解码。通过改变缩放因子和/或偏移值,较之仅使用固定的缩放因子或没有缩放因子或者仅使用固定的偏移因子或没有偏移因子的LDPC解码器,本发明的LDPC解码器能够改进错误平层特性。
申请公布号 CN101836191A 申请公布日期 2010.09.15
申请号 CN200980100811.6 申请日期 2009.04.08
申请人 LSI公司 发明人 K·关纳姆
分类号 G06F11/00(2006.01)I 主分类号 G06F11/00(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 刘倜
主权项 一种装置,包括用于对纠错(EC)编码的码字解码以恢复正确码字的EC解码器,其中:所述解码器适于基于上游处理器所生成的初始值的初始集合生成第一消息集合,其中:所述初始集合对应于所述EC编码的码字;以及所述初始集合中的每个初始值对应于所述EC编码的码字的不同比特;以及所述解码器包括:一个或更多个模块,其适于基于缩放因子和偏移值将所述第一消息集合转换为经缩放和偏移的消息;以及控制器,适于选择所述缩放因子和所述偏移值。
地址 美国加利福尼亚