发明名称 具有空间编码资料储存功能之晶片及电路、用于空间编码资料储存之方法、及电脑系统
摘要
申请公布号 TWI330374 申请公布日期 2010.09.11
申请号 TW095147155 申请日期 2006.12.15
申请人 英特尔公司 发明人 许 史蒂芬K;玛西斯瓦里 亚图;克里许纳木锡 伦恩K
分类号 G11C8/08 主分类号 G11C8/08
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 一种具有空间编码资料储存功能之晶片,其包含:具有一个多数表决器电路之一记忆体电路,该多数表决器电路具有第一与第二数位控制可变延迟元件,该第一延迟元件由欲写入该记忆体电路之一部份的资料位元所控制,其中该多数表决器电路是用来判定在写入该记忆体电路部份之前,该等资料位元是否要受反转。如申请专利范围第1项之晶片,其中该记忆体电路包含具有多条位元线之一暂存器档案,各该位元线耦合至多个胞元存取堆叠,各该堆叠具有与其耦合之一相关联位元胞元,其中来自多条分开位元线之多个堆叠定义出多个字元,每一字元中之该等位元胞元将储存以空间编码资料。如申请专利范围第2项之晶片,其中每一字元包含多个资料位元与一编码位元,其中若该等资料位元超过半数是较高功率消耗状态,则储存于该等资料位元中之资料即受反转,该编码位元指出该等资料位元是否反转。如申请专利范围第3项之晶片,其中该暂存器档案电路针对每一条资料位元线,包含耦合至该资料位元线与一编码位元线之一互斥或闸,来自该等互斥或闸之输出提供用于该暂存器档案电路之资料输出。如申请专利范围第1项之晶片,其中该记忆体电路包含一唯读记忆体电路。如申请专利范围第1项之晶片,其中该记忆体电路包含一动态随机存取电路。一种具有空间编码资料储存功能之电路,其包含:一暂存器档案电路,其具有包括多条资料位元线与一编码位元线之多条位元线,每一条位元线具有若干胞元存取堆叠,每一堆叠具有将处于一第一数值或一第二数值之一资料输入,该第二数值会造成消耗较该第一数值更多功率;具有第一与第二数位控制可变延迟元件之一个多数表决器电路,该第一延迟元件由欲写入与胞元存取堆叠之一位元线相关联之胞元的资料位元所控制,其中该多数表决器电路判定是否多数该等资料位元是第二数值,且若是,则在写入该等胞元之前,使该等资料位元反转;与针对每一条资料位元线之一闸体,其耦合至一相关联资料位元线与该编码位元线,以根据其相关联资料位元线与该编码位元线之资料,而于一输出端提供一正确资料值。如申请专利范围第7项之电路,其中该等胞元存取堆叠各包含耦合至该资料输入之一NMOS电晶体,其中该第二数值是一逻辑高数值。如申请专利范围第8项之电路,其中该暂存器档案包含具有来自每一条位元线之一胞元存取堆叠的多个字元群组,其中,欲写入至一字元群组之资料,在其资料数值超过半数是逻辑高数值时,会于写入前受反转。如申请专利范围第9项之电路,其中该等闸体包含互斥或逻辑闸。如申请专利范围第10项之电路,其包含于一写入埠之前耦合至该暂存器档案电路之该多数表决器电路,用以指出一字元群组中之该等位元数值是否超过半数为逻辑高数值。如申请专利范围第7项之电路,其中该等胞元存取堆叠各包含耦合至该资料输入之一PMOS电晶体,其中该第二数值是一逻辑低数值。一种用于空间编码资料储存之方法,其包含下列步骤:藉由使用多个资料位元去控制一个多数表决器电路中之一可变延迟元件,来判定欲写入一暂存器档案字元之一部分的超过半数之该等资料位元是否是较高功率消耗位元;对该暂存器档案字元之该部分:(i)若该多数表决器电路判定有超过半数之该等资料位元为较高功率消耗位元,则写入该等资料位元之一反转形式,及(ii)若该多数表决器电路判定少于半数之该等资料位元为较高功率消耗位元,则写入该等资料位元之一非反转形式;以及对该字元之一编码部分写入指出该资料是该反转或非反转形式之一数值。如申请专利范围第13项之方法,其中该较高功率消耗数值是一逻辑高数值。如申请专利范围第13项之方法,其更包含于读取该字元时,以该资料部分之值及该编码部分之值进行互斥或运算,以取得该字元之正确资料部分。一种电脑系统,包含:(a)一微处理器,其拥有具有空间编码储存资料之一记忆体电路,该记忆体电路拥有具有第一与第二数位控制可变延迟元件一个多数表决器电路,该第一延迟元件由欲写入该记忆体电路之一部份的资料位元所控制,其中该多数表决器电路是用来判定在写入该记忆体电路部份之前,该等资料位元是否要受反转;(b)一天线;(c)一无线介面,其耦合至该微处理器与该天线,以通讯式地将该微处理器链接至一无线网路。如申请专利范围第16项之系统,其中该记忆体包含具有多条位元线之一暂存器档案,每一条位元线耦合至多个胞元存取堆叠,每一堆叠具有与其耦合之一相关联位元胞元,其中来自多条分开位元线之多个堆叠定义出多个字元,其中每一字元中之该等位元胞元将以空间编码资料储存。如申请专利范围第17项之系统,其中每一字元包含多个资料位元与一编码位元,其中若该等资料位元超过半数为较高功率消耗数值,则欲储存于该等资料位元中之资料会受反转,该编码位元指出该等资料位元是否受反转。如申请专利范围第18项之系统,其中该暂存器档案电路针对每一条资料位元线,包含耦合至该资料位元线与该编码位元线之一互斥或闸,来自该等互斥或闸之输出提供用于该暂存器档案电路的资料输出。
地址 美国