发明名称 致能与提供一总线上的一多核环境的装置与方法
摘要 一种致能与提供一总线上的一多核环境的装置与方法,其中该总线由主动终端阻抗控制。该方法包括经由配置在一处理器核内的一位置阵列产生一指示信号,该指示信号指示多个节点的其中一节点在该总线的内部或终端。经由配置在一驱动器内的一以位置为基础的多核逻辑电路控制该其中一节点如何被驱动。该控制的方法包括若该指示信号将该其中一节点指定至该总线的终端,则致能一上拉逻辑电路与致能一第一下拉逻辑电路,以及若该指示信号将该其中一节点指定至该总线的内部,则去能该上拉逻辑电路与致能一第二下拉逻辑电路。本发明提供良好的总线主动阻抗控制给多个多核处理器使用,同时保留所需的传输线特性。
申请公布号 CN101819557A 申请公布日期 2010.09.01
申请号 CN201010146504.6 申请日期 2010.04.12
申请人 威盛电子股份有限公司 发明人 达鲁斯·D·嘉斯金斯;詹姆斯·R·隆柏格
分类号 G06F13/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人 刘新宇;王璐
主权项 一种致能一总线上的一多核环境的装置,其特征在于,该总线由主动终端阻抗控制,该装置包括:一位置阵列,其位于一处理器核内且用以产生多个位置信号,所述位置信号指示该总线上与该总线耦接的多个对应节点的位置,其中所述位置包括一内部位置或一总线终端位置;以及多个驱动器,耦接于所述位置,每一驱动器包括所述对应节点中的其中一节点且用以控制该其中一节点如何被驱动以响应所述位置信号的其中一对应位置信号的一状态,所述驱动器的每一驱动器包括:以位置为基础的多核逻辑电路,其用以当该状态指示该总线终端位置时,致能一上拉逻辑电路与一第一下拉逻辑电路,且当该状态指示该内部位置时,则去能该上拉逻辑电路与致能该第一下拉逻辑电路与一第二下拉逻辑电路。
地址 中国台湾台北县