发明名称 T-DMB系统接收机帧同步装置及方法
摘要 本发明公开了一种T-DMB系统接收机帧同步装置及方法,该装置包括:加法器一、延时器一、加法器二、延时器二、加法器三、一比较器、一符号计数器和一判决控制状态机,其中:加法器一、二,延时器一、二用于接受输入信号作隔点差分运算后送入加法器三;加法器三将处理结果送入比较器比较后送入符号计数器,符号计数器将计数值送入判决控制状态机并接受判决控制状态机反馈。该帧同步方法利用接受信号幅度与设定阈值的差的符号进行计数,进而判定null区间,该方法快速、高效;并且由于没有采用滤波器,仅仅用一些控制状态机和简单的加法单元就可以实现,能够减少硬件实现开销,有效地克服时域脉冲的干扰。
申请公布号 CN101242539B 申请公布日期 2010.08.25
申请号 CN200710037249.X 申请日期 2007.02.07
申请人 卓胜微电子(上海)有限公司 发明人 蒋朱成;吴涛;张帆;冯晨晖;周立丰
分类号 H04N7/54(2006.01)I;H04N7/52(2006.01)I;H04L7/00(2006.01)I 主分类号 H04N7/54(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 王关根
主权项 一种T-DMB系统接收机帧同步装置,其特征在于,包括:加法器一、加法器二、加法器三、延时器一、延时器二、一比较器、一符号计数器和一判决控制状态机,其中:经过调谐器和AD采样后的两路输入数据I(i)和Q(i)分别对应输入到所述延时器一和延时器二进行两拍延时,分别得到延时后的数据I(i-2)和Q(i-2),再将两路输入数据和延时后的数据分别对应输入到加法器一和加法器二求差,得到两路数据I’(i)和Q’(i),I’(i)=I(i)-I(i-2),Q’(i)=Q(i)-Q(i-2),再对I’(i)和Q’(i)求绝对值;所述加法器三对I’(i)和Q’(i)的绝对值求和,得到信号幅度y(i);所述比较器将y(i)和设定的阈值进行比较,并将比较后的结果送入符号计数器计数,若y(i)大于设定的阈值,则符号计数器的值加1,否则就减1;所述符号计数器将计数值送入所述判决控制状态机并接受判决控制状态机反馈;所述判决控制状态机判断符号计数器每次的计数值是否小于上一次的计数值,如果不小于则继续重复判断,若小于,则判断小于的情况是否经过连续的常数次,若是则取第一个小于的点为符号计数器的最大值点;从最大值点开始启动累加器对信号幅度y(i)和设定的阈值之差进行累加,当累加值大于零时达到退出点条件,找到符号计数器在达到退出点条件之前的最小值点;所述符号计数器确定了最大值点和最小值点,就找到了null符号的起始点和结束点,也就确定了帧头的位置;将所述符号计数器的最大值点和最小值点之间的差值与标准长度进行比较,判别出传输模式,并将符号计数器的最小值点作为下一个nul1符号的起始点;重复以上过程,若两次得到的结果一致则说明同步正确,即帧头位置和传输模式正确,否则取符号计数器的最大值点和最小值点的差值大的一次判断出的帧头位置和传输模式的结果作为正确结果。
地址 201203 上海市浦东新区龙东大道3000号张江集电港5号楼701B室
您可能感兴趣的专利