发明名称 测试多端口存储器器件、以检测多端口存储器故障的装置
摘要 本实用新型公开了一种用于测试多端口存储器器件的运行时可编程BIST。一种实施例提供了一种运行时可编程系统,包括测试多端口存储器器件以发现多端口存储器故障,以及在访问存储器器件单个端口时可以激活的典型单端口存储器故障的多种方法和装置。更具体地说,本系统包含多种机制,它们可以配置成在同时进行两个存储器访问操作时,激活和检测影响存储器器件的任何现实故障。在操作中,该系统能够在测试存储器器件时接收指令序列,该指令序列实现测试该存储器器件的新测试程序。此外,该系统可以实现测试任何多端口存储器器件的内置自测试(BIST)解决方案,并且可以部分地以指令序列的信息作为基础,生成针对特定存储器设计的测试。
申请公布号 CN201562462U 申请公布日期 2010.08.25
申请号 CN200920269646.4 申请日期 2009.10.30
申请人 新思科技有限公司 发明人 M·尼科莱迪斯;S·鲍托布扎
分类号 G11C29/12(2006.01)I;G11C29/24(2006.01)I 主分类号 G11C29/12(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华;黄耀钧
主权项 一种测试多端口存储器器件,以检测多端口存储器故障的装置,其中通过第一端口和第二端口同时访问该存储器器件时,多端口存储器故障会影响该存储器器件,该装置包括:扫描寄存器,配置成在该装置测试多端口存储器器件时接收指令序列,其中指令序列实现存储器测试,以发现多端口存储器器件的多端口存储器故障;指令寄存器,配置成存储扫描寄存器所接收的指令序列;有限状态机控制器,配置成部分地以前述指令序列为基础,生成多端口存储器器件的存储器访问操作序列;序列和数据生成器,配置成部分地以存储器访问操作序列为基础,生成存储器器件第一端口的第一测试操作集合,以及存储器器件第二端口的第二测试操作集合,其中第一测试操作集合配置成通过第一端口,访问多端口存储器器件的第一存储器单元,其中第二测试操作集合配置成通过第二端口,访问多端口存储器器件的第一存储器单元或第二存储器单元,其中第二存储器单元毗邻第一存储器单元;第一端口控制器,配置成对存储器器件第一端口提供第一测试操作集合,其中第一端口控制器包括第一端口控制信号,第一端口地址信号,以及第一数据信号;第二端口控制器,配置成对存储器器件第二端口提供第二测试操作集合,其中第二端口控制器包括第二端口控制信号,第二端口地址信号,以及第二数据信号;以及响应验证机制,配置成通过确定从第一端口或第二端口读取的被访问二进制值是否匹配预期二进制值,确定多端口存储器器件是否发生多端口存储器故障。
地址 美国加利福尼亚州
您可能感兴趣的专利