发明名称 一种适用于Buck DC-DC变换器DCM模式的控制电路
摘要 本发明属于集成电路技术领域,具体为一种适用于Buck DC-DC变换器断流模式(DCM)控制电路。该控制电路包括一个比较器,一个带有置位端的D触发器,一个与门以及一个异或门。通过比较器来检查Buck DC-DC变换器的电感电流是否出现负值,如果出现负值,通过D触发器和异或门将Buck DC-DC变换器的下拉管关掉,切断BuckDC-DC变换器电感电流到地的通路,从而提高Buck DC-DC变换器的效率。与门的作用是决定控制电路是否采用DCM模式。相比于其他的DCM控制电路,本发明DCM控制电路结构简单,功耗低,功能可靠,具有较好的应用前景。
申请公布号 CN101814835A 申请公布日期 2010.08.25
申请号 CN201010141733.9 申请日期 2010.04.08
申请人 复旦大学 发明人 皮常明;田鑫;刘祥昕;杨姗姗;李文宏
分类号 H02M3/155(2006.01)I 主分类号 H02M3/155(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项 一种适用于Buck DC-DC变换器DCM模式的控制电路,其特征在于:该控制电路包括比较器(1),带置位端的D触发器(2),与门(3)和两输入异或门(4);其中:比较器(1)是用MOS管源端作为输入端,两个功率管Mp,Mn漏端信号SW和地Vss分别接比较器的正负端,比较器的输出电压Vc作为D触发器(2)的时钟输入,D触发器的置位端由未经校正原始时钟Vn来控制,数据输入端接高电平Vdd;D触发器的输出端和DCM控制端输入到与门(3),并将输出结果和未经校正原始时钟Vn输入到两输入异或门(4),得到Buck DC-DC变换器下拉管Mn的时钟控制信号Vnn,变换器上拉管Mp时钟信号Vp与未经校正原始时钟Vn互为非交叠时钟信号。
地址 200433 上海市邯郸路220号