发明名称 整合于显示面板之闸极驱动电路及其制作方法;GATE DRIVER-ON-ARRAY AND METHOD OF MAKING THE SAME
摘要 一种整合于显示面板之闸极驱动电路,包括基板与闸极驱动电路结构设于其上。闸极驱动电路结构系设置于基板之周边区,其包括第一层金属图案、第二属金属图案,以及绝缘层设于其间。第一层金属图案包括复数个连接节点。绝缘层具有复数个接触洞曝露出第一层金属图案之连接节点。第二层金属图案填入接触洞并直接搭接于第一层金属图案之连接节点上,藉以完成闸极驱动电路结构所需之电性连接。
申请公布号 TWI328788 申请公布日期 2010.08.11
申请号 TW097108503 申请日期 2008.03.11
申请人 友达光电股份有限公司 AU OPTRONICS CORP. 新竹市新竹科学工业园区力行二路1号 发明人 蔡东璋;石明昌
分类号 主分类号
代理机构 代理人 吴丰任 台北县永和市福和路389号6楼之3;戴俊彦 台北县永和市福和路389号6楼之3
主权项 1.一种整合于显示面板之闸极驱动电路,包括:一基板,包括一周边区;以及一闸极驱动电路结构,设置于该基板之该周边区,该闸极驱动电路结构包括第一层金属图案、第二属金属图案以及一绝缘层,该绝缘层设置于该第一层金属图案与该第二层金属图案之间,其中该第一层金属图案包括复数个连接节点,该绝缘层具有复数个接触洞,该等接触洞曝露出该等连接节点,且该第二层金属图案填入该等接触洞并直接搭接于该第一层金属图案之该等连接节点上。 ;2.如请求项1所述之闸极驱动电路结构,另包括一保护层,覆盖于该第二层金属图案上。 ;3.如请求项1所述之闸极驱动电路结构,其中该第一层金属图案之各该连接节点系为一导线之一端点,且搭接于各该连接节点之该第二层金属图案系为一讯号线。 ;4.如请求项1所述之闸极驱动电路结构,另包括一薄膜电晶体,该薄膜电晶体包括一闸极、一源极及一汲极,且该第一层金属图案之各该连接节点系为该闸极,且搭接于各该连接节点之该第二层金属图案系为该源极或该汲极。 ;5.如请求项1所述之闸极驱动电路结构,其中该薄膜电晶体另包括一半导体层与一重掺杂半导体层,位于该薄膜电晶体之该绝缘层与该源极及该汲极之间。 ;6.一种制作整合于显示面板之闸极驱动电路之方法,包括:提供一基板,并于该基板上定义出一周边区;于该基板之该周边区形成第一层金属图案,其中该第一层金属图案包括复数个连接节点;于该基板与该第一层金属图案上形成一绝缘层,并于该绝缘层上形成复数个接触洞,分别对应该连接节点以曝露出该等连接节点;以及于该绝缘层上形成第二层金属图案,并使该第二层金属图案填入该等接触洞。 ;7.如请求项6所述之方法,另包括于该第二层金属图案上形成一保护层。 ;8.如请求项6所述之方法,其中该第一层金属图案之各该连接节点系为一导线之一端点,且搭接于各该连接节点之该第二层金属图案系为一讯号线。 ;9.如请求项6所述之方法,另包括一薄膜电晶体,该薄膜电晶体包括一闸极、一源极及一汲极,且该第一层金属图案之各该连接节点系为该闸极,且搭接于各该连接节点之该第二层金属图案系为该源极或该汲极。 ;10.如请求项6所述之方法,另包括于该薄膜电晶体之该绝缘层与该源极及该汲极之间形成一半导体层与一重掺杂半导体层。 ;11.如请求项10所述之方法,其中该绝缘层与该半导体层系藉由一具有不同厚度之光阻层加以定义。;第1图绘示习知的薄膜电晶体液晶显示面板之示意图。;第2图绘示了整合于显示面板之闸极驱动电路的电路图。;第3图为习知闸极驱动电路结构之示意图。;第4图为本发明整合于显示面板之闸极驱动电路之较佳实施例的示意图。;第5图至第9图为本发明制作整合于显示面板之闸极驱动电路之较佳实施例的方法示意图。;第10图与第11图为本发明制作整合于显示面板之闸极驱动电路结构之另一较佳实施例的方法示意图。
地址 AU OPTRONICS CORP. 新竹市新竹科学工业园区力行二路1号