发明名称 |
具有比例缩放式和非比例缩放式接口的变换设计 |
摘要 |
本发明描述用于高效地对分别经由全接口和比例缩放式接口接收到的数据执行全变换和比例缩放式变换的技术。全变换是实施对变换的完整数学描述的变换。全变换对全变换系数进行运算或提供全变换系数。比例缩放式变换是对经比例缩放的变换系数进行运算或提供经比例缩放的变换系数的变换,所述经比例缩放的变换系数是所述全变换系数的经比例缩放型式。所述比例缩放式变换可具有较低的计算复杂性,而所述全变换由应用使用起来可能更简单。所述全变换和比例缩放式变换可能是针对2D IDCT的,可用1D IDCT以可分离方式来实施2D IDCT。所述全变换和比例缩放式变换还可能是针对2DDCT的,可用1D DCT以可分离方式来实施2D DCT。可以计算上高效的方式来实施1DIDCT和1D DCT。 |
申请公布号 |
CN101796506A |
申请公布日期 |
2010.08.04 |
申请号 |
CN200780010623.5 |
申请日期 |
2007.03.29 |
申请人 |
高通股份有限公司 |
发明人 |
尤里·列兹尼克;艾伯特·斯科特·卢德温;钟奕俊;哈里纳特·加鲁达德里;纳维恩·B·斯里尼瓦沙穆尔蒂;蓬·塞奇通 |
分类号 |
G06F17/14(2006.01)I |
主分类号 |
G06F17/14(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 11287 |
代理人 |
刘国伟 |
主权项 |
一种设备,其包括:处理器,其经配置以经由第一接口接收第一输入值,对所述第一输入值执行全变换以获得第一输出值,经由第二接口接收第二输入值,且对所述第二输入值执行比例缩放式变换以获得第二输出值;以及存储器,其耦合到所述处理器。 |
地址 |
美国加利福尼亚州 |