发明名称 基于软核的光电电流互感器合并单元
摘要 一种基于软核的光电电流互感器合并单元,由主处理器FPGA芯片及外围电路组成,外围电路由电源模块,ARM芯片,LCD显示屏,PS2键盘,EPCS16芯片,JTAG下载口,JTAG调试口,FLASH芯片,SDRAM芯片,以太网控制器,以太网驱动器,晶振,光纤口组成。主处理器FPGA芯片用于接收经过光纤口上传输过来的电流、电压信号,经插值计算、数字滤波、数字积分及数字定标运算后分别通过光纤口以IEC 60044-8规定的FT3帧格式及通过光纤口以IEC 61850-9-2格式发送。
申请公布号 CN101795019A 申请公布日期 2010.08.04
申请号 CN201010018218.1 申请日期 2010.01.19
申请人 东南大学 发明人 梅军;郑建勇;姚静;朱斌;黄灿;钟天成
分类号 H02J13/00(2006.01)I 主分类号 H02J13/00(2006.01)I
代理机构 南京经纬专利商标代理有限公司 32200 代理人 黄雪兰
主权项 一种基于软核的光电电流互感器合并单元,由主处理器FPGA芯片(3)及外围电路组成,外围电路由电源模块(1),ARM芯片(2),LCD显示屏(4),PS2键盘(5),EPCS 16芯片(6),JTAG下载口(7),JTAG调试口(8),FLASH芯片(9),SDRAM芯片(10),以太网控制器(11),以太网驱动器(12),晶振(13),光纤口(14,15,16)组成,电源模块(1)用于对整个系统进行供电;ARM芯片(2)用于做人机接口界面;LCD显示屏(4)与主处理器FPGA芯片(3)相连,用于显示经主处理器FPGA芯片(3)处理后的电流、电压数值;PS2键盘(5)与主处理器FPGA芯片(3)相连,用于对主处理器FPGA芯片(3)配置数据;EPCS16芯片(6)与主处理器FPGA芯片(3)相连,用于存储主程序,复位时主处理器FPGA芯片(3)将首先执行EPCS16芯片(6)中的程序;JTAG下载口(7)与EPCS16芯片(6)相连,由SOPC Bilder生成的硬件系统及应用程序通过该口下载到EPCS16芯片(6)中;JTAG调试口(8)与主处理器FPGA芯片(3)相连,用于在线调试系统;FLASH芯片(9)与主处理器FPGA芯片(3)相连,系统掉电时,存储于FLASH芯片(9)中的数据和程序不会消失;SDRAM芯片(10)与主处理器FPGA芯片(3)相连,用于保存光纤(14)接收到的电流、电压、状态数据;以太网控制器(11)与主处理器FPGA芯片(3)相连,用于将经过传输层、网络层封包后的IP数据包进行以太网封包,封装灵活配置的太网帧即IEC 61850-9-2报文;以太网驱动器(12)与主处理器FPGA芯片(3)及以太网控制器(11)相连,其内置高精度IEEE 1588时钟,用于网络对时;晶振(13)用于为整个系统提供时钟;主处理器FPGA芯片(3)与光纤口(14、15、16)相连,用于接收经过光纤口(14)上传输过来的电流、电压信号,经插值计算、数字滤波、数字积分及数字定标运算后分别通过光纤口(15)以IEC 60044-8规定的FT3帧格式及通过光纤口(16)以IEC 61850-9-2格式发送。
地址 210096 江苏省南京市四牌楼2号