发明名称 将源时钟分频的多基准时钟合成器和方法
摘要 一种时钟合成器(100)用于将源时钟N.R分频,其包括逻辑电路、延迟线(103)、选择电路、累加器(113)和时钟分频器电路。逻辑电路使N.R除以2M,以获得NNEW.RNEW,其中NNEW值为0,而RNEW值至少为0.5。延迟线接收第一时钟,并且具有多个延迟抽头(0、1、2),其中第一时钟基于源时钟。选择电路基于抽头选择值选择延迟抽头,并且提供延迟时钟。累加器针对延迟时钟的每个周期加入RNEW值,并且对总和值执行模函数,以生成抽头选择值。时钟分频器电路基于延迟时钟的选定转变使输出时钟转变,其是通过使第一时钟或延迟时钟进行2M-1分频而实现的。
申请公布号 CN101167242B 申请公布日期 2010.08.04
申请号 CN200680005812.9 申请日期 2006.02.08
申请人 飞思卡尔半导体公司 发明人 辛达·L·弗林
分类号 H03B21/00(2006.01)I 主分类号 H03B21/00(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 穆德骏;黄启行
主权项 一种时钟合成器,其使用至少为1的分数分频比将源时钟分频,该时钟合成器包括:逻辑电路,其确定整数M,以使得将分数分频比除以2M来提供新的数字值NNEW.RNEW,其中,所述NNEW为新的数字值NNEW.RNEW的整数部分且值为0,而所述RNEW为新的数字值NNEW.RNEW的小数部分且值至少为0.5;延迟线,其具有接收第一时钟的输入端并且具有多个延迟抽头,其中,所述第一时钟具有源时钟频率除以第一值的频率;选择电路,其具有耦合到所述多个延迟抽头的多个可选输入端、接收抽头选择值的选择输入端、以及提供延迟时钟的输出端;累加器,其针对所述延迟时钟的每个周期将所述RNEW值加到总和值,并且对所述总和值执行模函数,以生成所述抽头选择值;和第一时钟分频器电路,其基于所述延迟时钟的选定转变使输出时钟转变,其中所述转变被选择为将延迟时钟的频率除以第二值,其中所述第一值乘以所述第二值是2M。
地址 美国得克萨斯