发明名称 |
占空比偏移检测和补偿电路 |
摘要 |
本发明提供了一种占空比偏移检测和补偿电路,包括数据时钟恢复电路的相位检测器对输入数据进行数据采样并产生UP和DN信号,数据沿超前或滞后判断电路对采样数据和UP、DN信号进行逻辑运算并产生相应的FS、RS、FF和SF信号,这些信号在第一寄存器中进行低通滤波,当第一寄存器的值满足预定的判断条件时,改变第二寄存器的值,实现占空比偏移的检测;第二寄存器控制占空比补偿单元对占空比进行补偿。其优点是:采样的触发器被包含在检测补偿环路内部,这样,由接收器中采样触发器的单端性而造成的高、低电平建立保持时间不同而对占空比偏移造成的贡献就可以在环路中同时被补偿,使采样输出的占空比偏移达到最小化。 |
申请公布号 |
CN101789773A |
申请公布日期 |
2010.07.28 |
申请号 |
CN201010101740.6 |
申请日期 |
2010.01.20 |
申请人 |
无锡圆芯微电子有限公司 |
发明人 |
普·奥里斯都;丁勇;伊娃·卡尔松;徐帅 |
分类号 |
H03K5/19(2006.01)I;H03K5/156(2006.01)I |
主分类号 |
H03K5/19(2006.01)I |
代理机构 |
无锡市大为专利商标事务所 32104 |
代理人 |
曹祖良 |
主权项 |
占空比偏移检测和补偿电路,其特征是:包括数据时钟恢复电路的相位检测器、数据沿超前或滞后判断电路、第一寄存器、第二寄存器和占空比补偿单元;输入数据输入所述相位检测器,所述相位检测器对输入数据进行数据采样并产生UP和DN信号,所述数据沿超前或滞后判断电路对采样数据和UP、DN信号进行逻辑运算以判断输入数据的上升和下降沿的超前或滞后情况并产生相应的FS、RS、FF和SF信号,所述FS、RS、FF和SF信号在所述第一寄存器中进行低通滤波,当第一寄存器的值满足预定的判断条件时,改变第二寄存器的值,实现占空比偏移的检测;所述第二寄存器控制占空比补偿单元对占空比进行补偿;数据下降沿滞后于相位检测器产生FS信号;数据上升沿滞后于相位检测器产生RS信号;数据下降沿超前于相位检测器产生FF信号;数据下降沿超前于相位检测器产生SF信号。 |
地址 |
214028 江苏省无锡市新区长江路21-1号国家集成电路设计园407室 |