发明名称 |
蛋白质折叠计算装置 |
摘要 |
本创作系提供一种蛋白质折叠计算装置,其结构设计上主要包括资料传送与接收之网路模组、蛋白质计算模组及图形显示之LCD模组,其中所述网路模组系使用网路介面传送或接收蛋白质结构资料,而所述蛋白质计算模组系于嵌入式整合开发环境(NIOS IDE)上实作蒙地卡罗运算法,并利用C2H编译器将其转换为硬体加速计算,而所述LCD模组系用于显示蛋白质折叠过程及其相关数据;故能够以嵌入式处理平台为基础并利用SOPC方法设计蛋白质折叠计算硬体及软体架构,俾可大幅缩短开发时程,又透过C2H编译器功能可将耗时运算转换为硬体而加速整体之执行功效。 |
申请公布号 |
TWM384314 |
申请公布日期 |
2010.07.11 |
申请号 |
TW099201850 |
申请日期 |
2010.01.29 |
申请人 |
国立勤益科技大学 NATIONAL CHIN-YI UNIVERSITY OF TECHNOLOGY 台中县太平市中山路1段215巷35号 |
发明人 |
宋文财 |
分类号 |
|
主分类号 |
|
代理机构 |
|
代理人 |
|
主权项 |
1.一种蛋白质折叠计算装置,包括一网路模组、一蛋白质计算模组及一LCD模组,其中,所述网路模组系使用网路介面传送或接收蛋白质结构资料,而所述蛋白质计算模组系于一嵌入式整合开发环境(NIOS IDE)上实作蒙地卡罗运算法,并利用C2H编译器将其转换为硬体加速计算,而所述LCD模组,系用于显示蛋白质折叠过程及其相关数据;藉此,该蛋白质折叠计算装置能够于嵌入式处理平台上实作蛋白质折叠计算,并利用SOPC可程式化系统晶片方法设计蛋白质折叠计算硬体及软体架构,又透过C2H编译器功能将耗时运算转换为硬体,据以加速蛋白质折叠计算装置整体执行功效者。 ;2.如请求项1所述之蛋白质折叠计算装置,其中该蛋白质计算模组系包括一NIOS II嵌入式处理器以及一汇流排模组所构成,其中该NIOS II嵌入式处理器与该汇流排模组之间呈双向传输讯号之电性连结型态,该汇流排模组并与该网路模组之间呈双向传输讯号之电性连结型态,而汇流排模组与LCD模组之间则呈单向输出讯号之电性连结型态。 ;3.如请求项2所述之蛋白质折叠计算装置,其中该汇流排模组并与一静态随机储存器(SRAM)、一同步动态随机存取记忆体(SDRAM)以及一快闪记忆体模组(Flash)电性连结,藉以达到储存资料之目的。;第1图:系本创作之装置结构示意图。;第2图:系本创作之系统流程示意图。;第3图:系本创作之演算法模拟流程示意图。;第4图:系本创作之装置动作流程示意图。 |
地址 |
NATIONAL CHIN-YI UNIVERSITY OF TECHNOLOGY 台中县太平市中山路1段215巷35号 |