发明名称 编码装置和解码装置
摘要 公开了在LDPC编码和解码中,有效地削减解码失败的频度的编码装置和解码装置。消失校正编码装置(120)包括:填充单元(121),将填充分组附加到信息分组序列;交织单元(122),将填充分组和信息分组重新排列;以及消失校正编码单元(123),对交织后的分组串进行消失校正编码,交织单元(122)基于构成校验矩阵的最小停止集的变量节点而重新排列填充分组和信息分组,所述校验矩阵用于定义低密度奇偶校验码。通过使交织单元(122)的重新排列图案为避免LDPC校验矩阵的最小停止集造成的消失校正失败的重新排列图案,能够降低最小停止集造成的消失校正失败的几率。
申请公布号 CN101765977A 申请公布日期 2010.06.30
申请号 CN200880100937.9 申请日期 2008.07.29
申请人 松下电器产业株式会社 发明人 冈村周太;折桥雅之;须增淳
分类号 H03M13/27(2006.01)I;H03M13/19(2006.01)I;H04L1/00(2006.01)I 主分类号 H03M13/27(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 邸万奎
主权项 编码装置,包括:填充单元,将在编码端和解码端已知的分组序列附加到信息分组序列中;交织单元,将附加了所述已知分组序列的分组序列的顺序重新排列;以及消失校正编码单元,对重新排列后的分组序列进行分组消失校正编码。
地址 日本大阪府