发明名称 支路再定时系统
摘要 本发明涉及一种支路再定时系统,其包括锁相环、定时提取装置、缓冲存储器、频率测量器和读时钟选择器,该定时提取装置用于对输入的支路E1信号进行处理,并从中提取写时钟信号,通过写时钟将支路E1信号中的数据写入该缓冲存储器中;该锁相环用于锁定一个外基准源,该锁相环的输出时钟供该读时钟选择器选择;该频率测量器用来测试该缓冲存储器的写时钟和读时钟的相对频率,测试出相对频偏;该读时钟选择器的输入为该锁相环的输出时钟和定时提取装置的写时钟,根据该相对频偏选择其中的一个输入作为其输出,其输出的时钟作为该缓冲存储器的读时钟。本发明的支路再定时系统可有效地预防发生缓冲存储器发生漏读或重读现象。
申请公布号 CN1859048B 申请公布日期 2010.06.23
申请号 CN200610033378.7 申请日期 2006.01.24
申请人 华为技术有限公司 发明人 张庆
分类号 H04J3/06(2006.01)I 主分类号 H04J3/06(2006.01)I
代理机构 代理人
主权项 一种支路再定时系统,其包括锁相环、定时提取装置和缓冲存储器,其特征在于:其还包括频率测量器和读时钟选择器,其中,该定时提取装置用于对输入的支路E1信号进行处理,从中提取写时钟信号,并通过写时钟将支路E1信号中的数据写入该缓冲存储器中;该锁相环用于锁定一个外基准源,该锁相环的输出时钟供该读时钟选择器选择;该频率测量器用来测试该缓冲存储器的写时钟和该锁相环的输出时钟之间的相对频率,测试出相对频偏;该读时钟选择器的输入为该锁相环的输出时钟和定时提取装置的写时钟,根据该相对频偏选择其中的一个输入作为其输出,其输出的时钟作为该缓冲存储器的读时钟;当该相对频偏小于预设值时,该读时钟选择器选择该锁相环的输出时钟作为输出,当该相对频偏超过该预设值时,该读时钟选择器选择该定时提取装置的写时钟作为输出。
地址 518129 广东省深圳市龙岗区坂田华为总部办公楼
您可能感兴趣的专利