发明名称 安全计算机平台安全输出的3取2硬件表决方法
摘要 一种安全计算机平台安全输出的3取2硬件表决方法,过程为:三个独立的动态输出A、B和C;A和B分别通过两个普通动态-静态解串器后输出为相应的负直流电压-VA和-VB,-VA和-VB经第一逻辑“或”运算设备后输出为负直流电压-VA+B;-VA+B和C经过逻辑第一逻辑“与”运算动态-静态解串器后输出负直流电压-V(A+B)C,A再和-VB和经过第二逻辑“与”运算动态-静态解串器后输出负直流电压-VAB,-V(A+B)C和-VAB经第二逻辑“或”运算设备后得到表示A、B和C“3取2”逻辑运算的负直流电压输出-V(AC+BC+AB)。本发明在输出信号为动态形式的基础上提出了一种“3取2”的逻辑结构和电路实现方法,满足安全计算机平台对输出的高可靠性和高安全性要求。
申请公布号 CN101751532A 申请公布日期 2010.06.23
申请号 CN200910155632.4 申请日期 2009.12.18
申请人 浙江大学 发明人 陈祥献;黄海
分类号 G06F21/02(2006.01)I 主分类号 G06F21/02(2006.01)I
代理机构 杭州天勤知识产权代理有限公司 33224 代理人 马士林
主权项 一种安全计算机平台安全输出的3取2硬件表决方法,包括以下设备:若干普通动态-静态解串器,用于将输入的动态脉冲信号转换为一负直流电平输出,而对输入的固定电平则保持为零电平;若干逻辑“与”运算动态-静态解串器,用于将输入的动态脉冲信号转换为一负直流电平输出,而对输入固定电平则保持为零电平,同时具有“与”逻辑运算功能;若干二极管,用于组成逻辑“或”运算设备;其特征在于:所述的表决方法包括以下过程:(1)三个独立的动态输出A、B和C,将动态输出A通过第一普通动态-静态解串器得到负直流电压输出-VA,将动态输出B通过第二普通动态-静态解串器得到的负直流电压输出-VB;(2)将所述的负直流电压输出-VA和-VB通过由第一二极管和第二二极管组成的第一逻辑“或”运算设备后得到负直流电压输出-VA+B,其中,负直流电压输出-VA通过第一二极管,-VB通过第二二极管;(3)将所述的负直流电压输出-VA+B和另一独立的动态输出C通过第一逻辑“与”运算动态-静态解串器得到负直流电压输出-V(A+B)C;(4)将负直流电压输出-VB和独立的动态输出A通过第二逻辑“与”运算动态-静态解串器得到负直流电压输出-VAB;(5)将所述的负直流电压输出-V(A+B)C和-V(AB)通过由第三二极管和第四二极管组成的第二逻辑“或”运算设备后得到负直流电压输出-V(AC+BC+AB),实现动态输出的“3取2”硬件表决;其中,负直流电压输出-V(A+B)C通过第三二极管,负直流电压输出-V(AB)通过第四二极管。
地址 310027 浙江省杭州市西湖区浙大路38号