发明名称 一种实现下行链路时延补偿的方法
摘要 本发明提供一种实现下行链路时延补偿的方法,在基带处理单元内对数据进行调制,然后进行IQ数据成帧处理,成帧后的数据经过交换板后下发给远端射频单元;在基带处理单元内设置一个系统时延TsysD作为时延基准,设一载波的实际时延量为Tdelay,则延迟TsysD-Tdelay后向远端射频单元发送该载波对应的数据流;上述TsysD大于基带处理单元与各远端射频单元间的最大时延值。采用本发明的技术方案,可实现与同一基带处理单元相连的远端射频单元获得的数据和时钟均与基带处理单元保持同步。
申请公布号 CN101754269A 申请公布日期 2010.06.23
申请号 CN200810179341.4 申请日期 2008.11.28
申请人 中兴通讯股份有限公司 发明人 陈孟杰;赵志勇
分类号 H04W28/04(2009.01)I;H04W56/00(2009.01)I 主分类号 H04W28/04(2009.01)I
代理机构 北京安信方达知识产权代理有限公司 11262 代理人 龙洪;霍育栋
主权项 一种实现下行链路时延补偿的方法,在基带处理单元内对数据进行调制,然后进行IQ数据成帧处理,成帧后的数据经过交换板后下发给远端射频单元;其特征在于:在基带处理单元内设置一个系统时延TsysD作为时延基准,设一载波的实际时延量为Tdelay,则延迟TsysD-Tdelay后向远端射频单元发送该载波对应的数据流;所述TsysD大于基带处理单元与各远端射频单元间的最大时延值。
地址 518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部