发明名称 非易失性半导体存储装置及其写入方法
摘要 本发明的目的是减低验证操作的数目,缩短写入需要的时间。解决方法是在对于对应多个状态的相互不同的多个启始电压设定至各存储单元并藉此记录多值状态的非易失性半导体存储阵列,控制其写入的非易失性半导体存储装置中,一边由既定的写入开始电压开始依序将写入电压增加既定的电压增加量,一边验证并将上述存储单元写入时,根据先前进行的写入中验证操作通过时的写入脉冲数,决定及设定上述写入开始电压进行写入。
申请公布号 CN101752000A 申请公布日期 2010.06.23
申请号 CN200910208291.2 申请日期 2009.10.21
申请人 力晶半导体股份有限公司 发明人 马西亚斯·贝尔
分类号 G11C16/10(2006.01)I;G11C16/34(2006.01)I 主分类号 G11C16/10(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 史新宏
主权项 一种非易失性半导体存储装置,包括:非易失性存储阵列,将对应多个状态的相互不同的多个启始电压设定至各存储单元并藉此记录多值状态;以及控制电路,控制写入上述存储阵列,其中上述控制电路的特征是一边由既定的写入开始电压开始依序将写入电压增加既定的电压增加量,一边验证并将上述存储单元写入时,根据先前进行的写入中验证操作通过时的写入脉冲数,决定及设定上述写入开始电压进行写入。
地址 中国台湾新竹科学工业园区