发明名称 将32位DSP与通用RISC CPU无缝混链的处理器装置
摘要 本发明公开了一种将32位DSP与通用RISC CPU无缝混链的处理器装置,该处理器装置基于同一硬件平台,不但能够运行专用32位DSP指令以及基于DSP处理的SIMD指令,而且能够通过指令重构方式兼容运行通用RISC CPU指令。另外,单条DSP指令支持32位的数据操作,或2个并行16位的数据操作。处理器采用了4通道发射机制来增加处理器的并行度,从而提高了该处理器的DSP计算效率和CPU的执行控制效率。该处理器实现了DSP处理和CPU处理的统一和透明化,继承了通用RISCCPU承载的软件资源和开发工具,DSP的计算功能通过函数库方式提供,节省了DSP处理系统开发资源,方便用户进行系统开发。
申请公布号 CN101739235A 申请公布日期 2010.06.16
申请号 CN200810227482.9 申请日期 2008.11.26
申请人 中国科学院微电子研究所 发明人 梁利平;王志君
分类号 G06F9/30(2006.01)I 主分类号 G06F9/30(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种将32位DSP与通用RISC CPU无缝混链的处理器装置,其特征在于,该处理器装置由指令存储器模块、数据存储器模块、装载存储单元模块、寄存器堆模块、取指模块、指令预解码和分发模块、并行度控制模块、协处理器模块,以及4个指令执行通道构成,用于运行专用32位DSP指令和基于DSP处理的SIMD指令,且能够通过指令重构方式兼容运行通用RISC CPU指令。
地址 100029 北京市朝阳区北土城西路3号