发明名称 |
串音抑制方法及串音抑制汇流排 |
摘要 |
本发明揭示一种应用于高效能处理器设计中之串音抑制(crosstalk elimination)方法。基于反组译器与组译器之组合,该串音抑制方法可利用较少的额外导线来抑制串音。本发明之串音抑制方法包含以下步骤:将一第一资料片反组译为复数个资料区段;对该复数个资料区段进行平行串音检查(parallel crosstalk check)以形成一无串音(crosstalk-free)之第二资料片;及基于第二资料片以恢复该第一资料片。本发明亦揭示一种用于执行串音抑制方法之汇流排架构(bus architecture),其包含一反组译器、一传输汇流排及一组译器。 |
申请公布号 |
TWI326032 |
申请公布日期 |
2010.06.11 |
申请号 |
TW095134402 |
申请日期 |
2006.09.18 |
申请人 |
国立清华大学 |
发明人 |
黄婷婷;谢文雯 |
分类号 |
G06F13/38;G06F13/40;H03M13/35 |
主分类号 |
G06F13/38 |
代理机构 |
|
代理人 |
冯博生 |
主权项 |
一种串音抑制方法,包含以下步骤:将一第一资料片反组译为复数个资料区段;针对该复数个资料区段进行一平行串音检查,以形成一无串音之第二资料片;根据该第二资料片恢复该第一资料片;及将一包含复数条导线之传输汇流排配置成复数个彼此串接之通道;其中针对该复数个资料区段进行该平行串音检查之步骤包含以下步骤:检查当前循环中之该等资料区段与先前循环中传输之该等对应资料区段之间引起之串音;将该资料区段自当前通道转移至下一通道;及将至少一NOP区段插入该当前通道,其中该NOP区段系包含全0位元或全1位元之资料区段。 |
地址 |
新竹市光复路2段101号 |