发明名称 基于交换机的可扩展DSPEED-DSP_Q6455信号处理板
摘要 本发明为一款基于交换机的可扩展DSPEED-DSP Q6455信号处理板及TMS320C6455DSP信号处理网络的构建方法。本板卡由七个电源模块、四个处理节点、处理节点互联芯片组和一个千兆以太网接口组成。通讯协议主要包括PCI协议、串行RapidIO协议和千兆以太网协议。板型为cPCI 6U标准板型。工作平台是工控计算机平台。互连网络构建方法为:基于串行RapidIO协议的交换机模式、基于FPGA的源同步传输模式、基于cPCI协议的总线模式和基于千兆以太网的网络模式。本发明信号处理板的处理能力强、存储容量大、板内和板间的数据传输带宽大、接口形式灵活多样、可扩展性强。其主要应用于信号处理实时性要求苛刻、DSP间通讯量大的场合,例如雷达信号处理,图像处理,通讯基站等等。
申请公布号 CN101102197B 申请公布日期 2010.06.09
申请号 CN200710120143.6 申请日期 2007.08.10
申请人 北京理工大学 发明人 刘国满;高梅国;张雄奎;付佗;王涛
分类号 H04L12/02(2006.01)I;H04L29/06(2006.01)I;H04L12/28(2006.01)I 主分类号 H04L12/02(2006.01)I
代理机构 北京理工大学专利中心 11120 代理人 张利萍
主权项 基于交换机的可扩展DSPEED-DSP_Q6455信号处理板,通讯协议主要包括PCI协议、串行RapidIO协议和千兆以太网协议,板型为cPCI 6U标准板型,工作平台为cPCI工控计算机平台,其特征在于:由七个电源模块、四个处理节点、处理节点互联芯片组和一个千兆以太网接口组成的;其中互联芯片组由FPGA、串行RapidIO交换机Tsi568a和PCI桥PLX6466组成;每个处理节点由一片TMS320C6455和512MB的DDRII-SDRAM组成,板内四个处理节点的SRIO接口无缝连接到串行RapidIO交换机的4个接口上,板内任何两个处理节点都可以通过串行RapidIO交换机实现点对点的高速数据传输;cPCI规范自定义接插件J3与串行RapidIO交换机的另外4个接口互联,用于板间扩展;四个处理节点的EMIFA接口以同步64位总线的方式与FPGA互联;cPCI规范接插件J4和J5与FPGA互联,可通过源同步传输方式实现板间扩展;利用正面最左边的处理节点和GPHYDP83865DVH芯片互联实现了千兆以太网接口。
地址 100081 北京市海淀区中关村南大街5号