发明名称 存储器接口和存储器接口的操作方法
摘要 一种存储器接口和存储器接口的操作方法。存储器接口电路包括:时钟信号供给缓冲器,被构造为通过传输线将系统时钟信号发送到存储器;数据选通缓冲器,被构造为接收数据选通信号;系统时钟同步电路,被构造为与系统时钟信号同步地将数据提供给逻辑电路;以及延迟检测电路,被提供在系统时钟同步电路的前级,被构造为检测从时钟信号供给缓冲器到数据选通缓冲器的传输延迟。延迟检测电路基于系统时钟信号的相位和数据选通信号的相位之间的差生成指示传输延迟的相位差数据,并且将相位差数据提供给系统时钟同步电路。系统时钟同步电路基于相位差数据通过移位系统时钟信号生成读取时钟信号,基于读取时钟信号控制数据提供给逻辑电路的供给时序。
申请公布号 CN101727412A 申请公布日期 2010.06.09
申请号 CN200910209097.6 申请日期 2009.10.30
申请人 恩益禧电子股份有限公司 发明人 黑木玲子
分类号 G06F13/16(2006.01)I 主分类号 G06F13/16(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 孙志湧;穆德骏
主权项 一种存储器接口电路,包括:时钟信号供给缓冲器,所述时钟信号供给缓冲器被构造为通过传输线将通过基准节点提供的系统时钟信号发送到存储器;数据选通缓冲器,所述数据选通缓冲器被构造为接收从所述存储器提供的数据选通信号;系统时钟同步电路,所述系统时钟同步电路被构造为与所述系统时钟信号同步地将从所述存储器读取的数据提供给逻辑电路;以及延迟检测电路,所述延迟检测电路被提供在所述系统时钟同步电路的前级,并且被构造为检测从所述时钟信号供给缓冲器到所述数据选通缓冲器的传输延迟,其中,所述延迟检测电路基于所述系统时钟信号的相位和从所述数据选通缓冲器输出的所述数据选通信号的相位之间的差来生成指示所述传输延迟的相位差数据,并且将所述相位差数据提供给所述系统时钟同步电路,并且所述系统时钟同步电路基于所述相位差数据通过移位所述系统时钟信号来生成读取时钟信号,并且基于所述读取时钟信号来控制所述数据被提供给所述逻辑电路的供给时序。
地址 日本神奈川