发明名称 复位信号延时装置
摘要 本发明涉及一种复位信号延时装置,所述装置包括延时单元、逻辑处理电路和逻辑适配单元;所述延时单元用于根据本地时钟信号,采用异步计数器进行延时,计数器各级输出信号作为逻辑适配单元输入信号;所述逻辑处理电路用于根据本地时钟,复位输入信号经滤波后作为异步计数器复位信号和逻辑适配单元输入信号;所述逻辑适配单元用于对异步计数器各级输出信号、经过逻辑处理电路处理的复位输入信号进行逻辑适配,逻辑适配后的第一输出信号作为待复位电路复位信号,第二输出信号作为延时单元的本地时钟控制信号。所述装置大大降低了待复位电路复位失败率,可广泛应用于电路系统中。
申请公布号 CN101286735B 申请公布日期 2010.06.02
申请号 CN200810038412.9 申请日期 2008.05.29
申请人 锐迪科微电子(上海)有限公司 发明人 刘勇;王伟;陆建华
分类号 H03K19/003(2006.01)I;H03K5/135(2006.01)I 主分类号 H03K19/003(2006.01)I
代理机构 北京德琦知识产权代理有限公司 11018 代理人 王琦;王诚华
主权项 一种复位信号延时装置,其特征在于:所述装置包括延时单元、逻辑处理电路和逻辑适配单元;所述延时单元,用于根据本地时钟信号,采用异步计数器进行延时,计数器各级输出信号作为逻辑适配单元输入信号,包括门时钟电路和异步计数器,异步计数器由两级或两级以上的触发器组成;所述门时钟电路,用于通过所述本地时钟控制信号控制本地时钟信号的接通或关断,所述门时钟电路输出信号作为异步计数器第一级触发器的时钟信号;所述异步计数器,用于将所述逻辑处理电路输出信号作为各级触发器复位信号;根据所述门时钟电路输出信号进行计数,各级触发器反向输出信号作为所述逻辑适配单元输入信号;所述逻辑处理电路,用于根据本地时钟对复位输入信号进行滤波后作为异步计数器复位信号和逻辑适配单元输入信号;所述逻辑适配单元,用于对异步计数器各级输出信号、经过逻辑处理电路处理的复位输入信号进行逻辑适配,逻辑适配后的第一输出信号作为待复位电路复位信号,第二输出信号作为延时单元的本地时钟控制信号,包括一个或非门、一个非门和一个与门,所述或非门输入信号为所述各级D触发器反向输出信号;所述或非门输出信号一方面作为所述与门的一个输入信号,另一方面作为所述非门输入信号;所述非门输出信号作为所述门时钟电路的本地时钟控制信号;所述逻辑处理电路输出信号作为所述与门的另一个输入信号,所述与门输出信号作为待复位电路复位信号。
地址 201203 上海市张江高科技园区碧波路690号2号搂302室