发明名称 脉冲合成方式的占空比可调N次分频电路
摘要 本发明公开了一种脉冲合成方式的占空比可调N次分频电路,它包括:脉冲时钟产生单元由N个动态型锁存器构造的移位寄存器级联而成,其中N为输入时钟的分频比,奇数级移位寄存器与偶数级移位寄存器的控制时钟反接,最后一级移位寄存器的输出通过一个反相器后反馈回第一级移位寄存器的输入端;控制时钟合成单元由或非门和三个驱动反相器组成;分频时钟合成单元由两个移位锁存器和输出信号调节单元组成,两个移位锁存器在反接的时钟控制下构成一个动态型触发器,并将输出通过一个反相器后反馈回输入。本发明是一种结构简单、采用脉冲合成方式、占空比可调且任意次分频的脉冲合成方式的占空比可调N次分频电路。
申请公布号 CN101087141B 申请公布日期 2010.05.19
申请号 CN200710035334.2 申请日期 2007.07.10
申请人 中国人民解放军国防科学技术大学 发明人 陈吉华;欧阳干;李少青;张民选;赵振宇;陈怒兴;马剑武;徐炜遐;吴宏;何小威;刘征;王建军;邹金安;雷建武;郑东裕
分类号 H03K23/54(2006.01)I;H03L7/197(2006.01)I 主分类号 H03K23/54(2006.01)I
代理机构 湖南兆弘专利事务所 43008 代理人 赵洪
主权项 一种脉冲合成方式的占空比可调N次分频电路,其特征在于它包括:脉冲时钟产生单元由N个动态型锁存器构造的移位寄存器级联而成,其中N为输入时钟的分频比,奇数级移位寄存器与偶数级移位寄存器的控制时钟反接,最后一级移位寄存器的输出通过一个反相器后反馈回第一级移位寄存器的输入端,脉冲时钟产生单元在高速输入时钟信号CLOCK的控制下产生多路相位移位为1/2个周期的多相时钟信号,并利用该多相时钟信号间的相位差,通过异或门电路产生两路每N个CLOCK周期的单脉冲信号;控制时钟合成单元由或非门和三个驱动反相器组成,脉冲时钟产生单元产生的两路脉冲信号PUL1和PUL2通过控制时钟合成单元后,将合成为两路每N个CLOCK周期的互补双脉冲信号,三个驱动反相器用来将经或非门合成的时钟信号分为正反两路信号PUL_C及PUL_CN;分频时钟合成单元由两个移位寄存器和输出信号调节单元组成,两个移位锁存器在反接的时钟控制下构成一个动态型触发器,并将输出通过一个反相器后反馈回输入,在控制时钟合成单元产生的PUL_C及PUL_CN信号的控制下,动态触发器在每一个信号脉冲作用下反馈反转,即每两个信号脉冲产生一个N次分频时钟。
地址 410073 湖南省长沙市砚瓦池正街47号国防科学技术大学计算机学院分布与并行处理国防重点实验室