发明名称 内存控制器
摘要 一种内存控制器,包括:数据通道接口模块,用于根据内存所选用的颗粒规格将来自内存读引擎和/或内存写引擎的访问请求的线性地址转换为段地址形式的地址,并控制访问请求、待写入数据的存储;地址存储模块,用于存储由数据通道接口模块转换后的访问请求;数据存储模块,用于存储来自内存写引擎的待写入数据;状态机模块,用于根据内存的内部状态发送内存操作命令以及地址存储模块存储的访问请求,且能够控制数据存储模块中存储的待写入数据的调度;物理接口模块,用于根据内存的数据要求对状态机模块发送的访问请求和待写入数据进行转换处理并发送至内存,并且用于根据内存控制器的数据要求对来自内存的数据进行转换并发送至数据通道接口模块。
申请公布号 CN101702326A 申请公布日期 2010.05.05
申请号 CN200910236805.5 申请日期 2009.10.30
申请人 曙光信息产业(北京)有限公司 发明人 聂华;邵宗有;历军;李静;刘新春;窦晓光
分类号 G11C7/10(2006.01)I 主分类号 G11C7/10(2006.01)I
代理机构 北京市德恒律师事务所 11306 代理人 梁永
主权项 一种内存控制器,其特征在于,所述内存控制器基于现场可编程门阵列实现,所述内存控制器包括:数据通道接口模块,用于根据内存所选用的颗粒规格将来自内存读引擎和/或内存写引擎的访问请求的线性地址转换为段地址形式的地址,并控制所述访问请求、所述待写入数据的存储;地址存储模块,用于在所述数据通道接口模块的控制下存储由所述数据通道接口模块转换后的所述访问请求;数据存储模块,用于在所述数据通道接口模块的控制下存储来自所述内存写引擎的待写入数据;状态机模块,用于根据所述内存的内部状态发送内存操作命令以及所述地址存储模块中存储的所述访问请求,其中,在发送的所述访问请求为写请求的情况下,所述状态机模块进一步控制所述数据存储模块中存储的所述待写入数据的调度;物理接口模块,用于根据所述内存的数据要求对所述状态机模块发送的所述访问请求和所述待写入数据进行转换处理并发送至所述内存,并且用于根据所述内存控制器的数据要求对来自所述内存的数据进行转换并发送至所述数据通道接口模块。
地址 100084 北京市海淀区中关村科学院南路6号