发明名称 TD-SCDMA RRU级联光纤时延补偿装置及方法
摘要 本发明涉及TD-SCDMA RRU级联光纤时延补偿装置及方法,装置由二个激光器、FPGA模块、CPU模块组成,FPGA模块分别与二个激光器、CPU模块相连;方法利用现场可编程门阵列实现数字信号处理,其中以FPGA系统工作时钟122.88MHz为基准,测量本级RRU与下一级RRU这两个上行5ms帧头间的距离,通过扩展Ir接口协议从物理层控制字通道传输给下一级RRU,下一级RRU根据该距离值动态调整光纤时延参数,以保证其上行5ms帧头与本级上行5ms帧头在数据合成时能够对齐,从而使级联的各RRU均能够与BBU进行通信,以完成正常启动。本发明具有快速、稳定的特点,以保证级联RRU能够与BBU进行正常通信。
申请公布号 CN101702826A 申请公布日期 2010.05.05
申请号 CN200910272471.7 申请日期 2009.10.20
申请人 武汉虹信通信技术有限责任公司 发明人 邓标华;李玮;杜仲
分类号 H04W56/00(2009.01)I;H04B10/12(2006.01)I 主分类号 H04W56/00(2009.01)I
代理机构 武汉开元知识产权代理有限公司 42104 代理人 唐正玉
主权项 TD-SCDMA RRU级联光纤时延补偿装置,由以下几个部分组成:二个激光器(0,1)、FPGA模块、CPU模块,其特征在于:FPGA模块分别与二个激光器、CPU模块相连;激光器(0)用于下行链路数据的接收和上行链路数据的发送,以完成本级RRU与上一级RRU或BBU的通信;FPGA模块,完成本级RRU和下一级RRU上行5ms无线帧头距离(FP_D)的测量,并将该距离通过下行物理层处理模块插入到Ir无线帧中的物理层控制字通道传输给下一级RRU;同时,下一级RRU的FPGA模块再通过下行物理层处理模块提取出FP_D,并将其发送给CPU模块;CPU模块,用于从FPGA寄存器读取光纤时延参数,并把当前的光纤时延偏差与前一次配置的光纤时延进行计算,得出新的光纤时延值再配置到FPGA的时延调整模块中,以完成上行5ms数据帧头的调整;激光器(1)用于下行链路数据的发送和上行链路数据的接收,以完成本级RRU与下一级RRU的通信。
地址 430074 湖北省武汉市洪山区邮科院路88号