发明名称 | 一种多核处理器与二级缓存之间的通讯模块 | ||
摘要 | 本实用新型提供一种多核处理器与二级缓存之间的通讯模块,属于通讯模块领域,其结构包括多核处理器到二级缓存的通路P-C模块和二级缓存到多核处理器的通路C-P模块;P-C模块中包含n个仲裁模块arbiter,而C-P模块则包含2n个仲裁模块arbiter,其中n=二级缓存的数量;仲裁模块arbiter包括数据通路和控制模块。该实用新型和现有技术相比,运用多线程,可以让多个CPU来并行运行,可以同时执行多条指令,从而大大提升了处理器的处理速度,二级缓存的应用进一步提高了数据交换的速度。 | ||
申请公布号 | CN201444298U | 申请公布日期 | 2010.04.28 |
申请号 | CN200920030659.6 | 申请日期 | 2009.07.29 |
申请人 | 浪潮电子信息产业股份有限公司 | 发明人 | 李峰;于治楼;梁智豪 |
分类号 | G06F12/08(2006.01)I | 主分类号 | G06F12/08(2006.01)I |
代理机构 | 代理人 | ||
主权项 | 一种多核处理器与二级缓存之间的通讯模块,其特征在于包括多核处理器到二级缓存的通路P-C模块和二级缓存到多核处理器的通路C-P模块;P-C模块中包含n个仲裁模块arbiter,而C-P模块则包含2n个仲裁模块arbiter,其中n=二级缓存的数量;仲裁模块arbiter包括数据通路和控制模块。 | ||
地址 | 250014 山东省济南市历下区山大路224号 |