发明名称 |
SMD任意倍增电路 |
摘要 |
本发明公开的倍增电路,输出将输入信号的频率可变倍增了的输出信号,包括:同步式延迟电路,其具备对输入信号的周期进行测量的周期测量用的延迟电路和延迟再现用的多个延迟电路,延迟再现用的多个延迟电路根据周期测量用的延迟电路测量出的周期,与倍增值对应而可变设定延迟时间,再现延迟时间;多路复用电路,其接受从所述同步式延迟电路输出的相位不同的多个信号后进行多路复用;以及控制电路,其按照设定倍增值,对周期测量用的延迟电路的延迟级数和延迟再现用的多个延迟电路的级数的设定进行可变设定;从多路复用电路输出与输入信号同步并将其频率倍增了的输出信号。 |
申请公布号 |
CN1710813B |
申请公布日期 |
2010.04.21 |
申请号 |
CN200510078583.0 |
申请日期 |
2005.06.17 |
申请人 |
恩益禧电子股份有限公司 |
发明人 |
田岸光昭 |
分类号 |
H03K5/14(2006.01)I;G06F1/04(2006.01)I |
主分类号 |
H03K5/14(2006.01)I |
代理机构 |
中科专利商标代理有限责任公司 11021 |
代理人 |
李香兰 |
主权项 |
一种倍增电路,其中输出对输入信号的频率进行过倍增的输出信号,倍增数可变,其特征在于,备有:周期测量用的第1延迟电路,其测量所述输入信号的周期;第2延迟电路,其根据由所述第1延迟电路测量出的所述输入信号的周期,与倍增值对应而可变设定延迟时间,使所述输入信号按所述设定了的延迟时间延迟后将其输出;第1多路复用电路,其对所述输入信号和所述第2延迟电路的输出信号进行多路复用后将其输出;第3延迟电路,其根据由所述第1延迟电路测量出的所述输入信号的周期,与倍增值对应而可变设定延迟时间,使所述第1多路复用电路的输出信号按所述设定了的延迟时间延迟后将其输出;第2多路复用电路,其对所述第1多路复用电路的输出信号和所述第3延迟电路的输出信号进行多路复用并将其输出;和控制电路,其按照设定倍增值,对所述第1至第3延迟电路的延迟级数之比进行可变设定。 |
地址 |
日本神奈川县 |