发明名称 |
电子设备的自适应电压定标 |
摘要 |
描述了用于自适应地对处理核的电压定标的技术。在一方案中,例如使用具有由不同电路组件组成的多个信号路径的环形振荡器来表征该处理核的逻辑速度和引线速度。例如基于对处理核的计算要求确定该核的目标时钟频率。基于所表征的逻辑速度和引线速度以及目标时钟频率构成复制关键路径。如下所述,该复制关键路径仿真处理核中的实际关键路径并可包括不同类型的电路组件,诸如具有不同阈值电压的逻辑元件、动态元件、位线元件、引线、具有不同阈值电压和/或扇出的驱动器等。调节该处理核和复制关键路径的电源电压以使得两者都能达到所需的性能。 |
申请公布号 |
CN101689071A |
申请公布日期 |
2010.03.31 |
申请号 |
CN200680049531.3 |
申请日期 |
2006.10.31 |
申请人 |
高通股份有限公司 |
发明人 |
M·埃尔格巴雷;K·Z·玛丽卡;L·G·舒亚-伊恩;郑胜旭 |
分类号 |
G06F1/32(2006.01)I |
主分类号 |
G06F1/32(2006.01)I |
代理机构 |
上海专利商标事务所有限公司 |
代理人 |
陈 炜 |
主权项 |
1.一种集成电路,包括:延迟合成器,被配置成仿真处理核中的信号路径并且包括具有至少两个阈值电压的晶体管器件;以及控制单元,其被耦合至所述延迟合成器并被配置成基于所述延迟合成器的输出提供控制。 |
地址 |
美国加利福尼亚州 |