发明名称 用于卷积、Turbo和LDPC码的统一解码器
摘要 统一解码器(10)能够对于采用卷积码、Turbo码和LDPC码所编码的数据进行解码。解码器包括第一组(20,…,24)和第二组(26,…30)网格处理器,用于计算卷积码的解码期间的路径量度以及用于计算turbo和LDPC码的解码期间的α和β量度。解码器还包括用于量度的归一化的归一化单元(46)、一组可靠性计算器、反向跟踪单元(32)和用于向网格处理器重新分发量度的2个α-β交换单元(38,40)。在至少一个实施例中,统一解码器在多标准无线装置中实现。
申请公布号 CN101682336A 申请公布日期 2010.03.24
申请号 CN200780053343.2 申请日期 2007.06.14
申请人 英特尔公司 发明人 A·V·特罗费门科;A·G·埃菲莫夫;A·V·贝罗戈罗维;V·A·切尔尼谢夫
分类号 H03M13/29(2006.01)I;H03M13/11(2006.01)I;H03M13/41(2006.01)I 主分类号 H03M13/29(2006.01)I
代理机构 中国专利代理(香港)有限公司 代理人 汤春龙;徐予红
主权项 1.一种统一解码器,包括:执行与解码网格的状态关联的处理的第一组网格处理器,所述第一组网格处理器在所述统一解码器正执行卷积码解码时计算路径量度,而在所述统一解码器正执行Turbo码解码和低密度奇偶校验(LDPC)码解码时计算α(前向)量度;执行与解码网格的状态关联的处理的第二组网格处理器,所述第二组网格处理器在所述统一解码器正执行卷积码解码时计算路径量度,而在所述统一解码器正执行Turbo码解码和LDPC码解码时计算β(后向)量度;多个可靠性计算器,在所述统一解码器正执行Turbo码解码和LDPC码解码时使用α和β量度来计算输出可靠性;对所述网格处理器所生成的量度进行归一化的归一化单元;第一α-β交换单元,可控制地向所述第一组中的网格处理器分发归一化量度,供在处理下一个网格级中使用;以及第二α-β交换单元,可控制地向所述第二组中的网格处理器分发归一化量度,供在处理下一个网格级中使用。
地址 美国加利福尼亚州