发明名称 半导体集成电路
摘要 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
申请公布号 CN101663746A 申请公布日期 2010.03.03
申请号 CN200880012105.1 申请日期 2008.05.16
申请人 松下电器产业株式会社 发明人 野间崎大辅;冈浩二;尾关俊明
分类号 H01L21/822(2006.01)I;H01L27/04(2006.01)I;H03H11/04(2006.01)I;H03L7/093(2006.01)I 主分类号 H01L21/822(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 许海兰
主权项 1.一种搭载多个具有梳状电容的模拟宏的半导体集成电路,其特征在于,所述梳状电容具有梳状的第1电极和第2电极,所述梳状电容是所述第1电极与所述第2电极以所述第1电极的梳齿部和所述第2电极的梳齿部交替地平行排列的方式相咬合而形成,所述梳状电容的梳齿部间隔设定为按照表示该梳状电容的实际电容值与理想电容值之间的误差的绝对精度而不同,所述梳状电容被要求的绝对精度因具有该梳状电容的所述模拟宏的种类而不同。
地址 日本大阪府