发明名称 一种可配置的交织解交织方法及其装置
摘要 本发明涉及数字通信领域,尤其涉及一种可配置的交织解交织方法及其装置。本发明通过将宽度为N延迟为f(i)的交织转化为宽度为J延迟为Kf(i)的交织,以及将所有对J求模值相同且延迟相同的支路等效为一条具有K倍该延迟的支路,并通过参数配置以支持具有不同帧长的数据。本发明所需存储器的存储空间小、控制逻辑简单且适用于不同帧长的数据,因此被广泛适用于欧洲数字音频广播标准DAB和韩国地面数字多媒体广播标准T-DMB等时间交织和解交织中。
申请公布号 CN101662336A 申请公布日期 2010.03.03
申请号 CN200910092513.9 申请日期 2009.09.16
申请人 北京海尔集成电路设计有限公司 发明人 邓周
分类号 H04L1/00(2006.01)I;H03M13/27(2006.01)I;H04N7/24(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 代理人
主权项 1.一种交织方法,其中cr,i=br-f(i),i(0≤i≤N-1),br,i为交织输入第r帧第i个数据,cr,i为交织输出第r帧第i个数据,且交织数据帧长N满足N=KJ,N、K、J为正整数,以及f(i)=f(mod(i,J)),mod(i,J)为i对J求模运算,其特征在于,包括,将所述宽度为N延迟为f(i)的交织转化为宽度为J延迟为Kf(i)的交织,以及将所有对J求模值相同且延迟相同的支路等效为一条具有K倍该延迟的支路,并通过在存储器中写地址及读地址实现;所述写地址为,An+1,w=(An,w+Kmaxf(n))mod NA其中,An+1,w为第n+1支路写地址,An,w为第n支路写地址,Kmax为交织器所支持的最大帧长,f(n)为第n支路延迟,mod为求模运算,NA为存储器所需存储地址数;所述读地址为,An+1,r=(An+1,w-(Kmax-L)f(n))mod NAAn+1,r为第n+1支路读地址,An,r为第n支路读地址,L为实际数据帧长。
地址 100088北京市海淀区花园路四号通恒大厦205室