发明名称 REGISTRE A DECALAGE A TRANSISTORS A EFFET DE CHAMP.
摘要 Dans un registre à décalage, chaque étage En prévu pour piloter une ligne de sortie R(n) correspondante, comprend un transistor T5 de même technologie et de même polarité que le transistor de sortie T3 qui pilote la ligne de sortie. Ce transistor est connecté de manière à être soumis à des conditions de polarisation similaire que le transistor de sortie, en sorte que sa tension de seuil, identique en début de vie à celle du transistor de sortie, dérive aussi vite ou plus vite. Ce transistor T5 est utilisé pour ajuster la tension de précharge V1' de la grille g3 du transistor de sortie T3 à ses performances de conduction pendant la phase de précharge et ou de sélection. Application aux écrans plats à matrice active intégrée.
申请公布号 FR2934919(A1) 申请公布日期 2010.02.12
申请号 FR20080004537 申请日期 2008.08.08
申请人 THALES 发明人 LEBRUN HUGUES;KRETZ THIERRY;HORDEQUIN CHANTAL
分类号 G11C19/28;G09G3/20;G11C19/00 主分类号 G11C19/28
代理机构 代理人
主权项
地址