发明名称 |
多可编程逻辑器件的控制方法、设备和系统 |
摘要 |
本发明公开了一种多可编程逻辑器件的控制方法、设备和系统,所述控制器通过一条片选信号线与所有可编程逻辑器件进行连接,并通过一个统一的地址空间对所述多个可编程逻辑器件进行控制,各所述可编程逻辑器件分别对应所述统一的地址空间中的不同的地址位,通过应用本发明,可以针对多个可编程逻辑器件,采用虚拟化统一编址访问控制方法,一次读写访问周期访问多个可编程逻辑器件。 |
申请公布号 |
CN101639692A |
申请公布日期 |
2010.02.03 |
申请号 |
CN200910172868.9 |
申请日期 |
2009.08.31 |
申请人 |
杭州华三通信技术有限公司 |
发明人 |
杨秋林;谭力波;傅先刚 |
分类号 |
G05B19/418(2006.01)I;G11C16/02(2006.01)I;G11C16/06(2006.01)I |
主分类号 |
G05B19/418(2006.01)I |
代理机构 |
北京鑫媛睿博知识产权代理有限公司 |
代理人 |
龚家骅 |
主权项 |
1、一种多可编程逻辑器件的控制方法,其特征在于,应用于包括一个控制器和多个可编程逻辑器件的系统中,其中所述控制器通过一条片选信号线与多个所述可编程逻辑器件进行连接,所述方法包括:所述控制器将一个统一地址段分别与多个所述可编程逻辑器件中的地址段相对应,其中各所述地址段包括多个地址块,所述统一地址段中的部分或全部统一地址块分别与多个所述可编程逻辑器件的地址段中的地址块相对应,形成多个逻辑地址块组;所述控制器对所述部分或全部逻辑地址组中进行配置,具体包括,所述控制器在所述逻辑地址块组中选择一个可编程逻辑器件的地址块,不为该地址块配置针对读操作的预设输出值;所述控制器为所述逻辑地址块组中其他可编程逻辑器件的地址块配置针对读操作的预设输出值;当所述控制器对所述统一地址块进行读操作时,数据相应地被从与所述统一地址块对应的各可编程逻辑器件的地址块读出;当所述控制器对所述统一地址块进行写操作时,数据相应地被写入至与统一地址块对应的各可编程逻辑器件的地址块。 |
地址 |
310053浙江省杭州市高新技术产业开发区之江科技工业园六和路310号华为杭州生产基地 |