发明名称 |
多通道OSD视频叠加控制器 |
摘要 |
一种多通道OSD视频叠加控制器,其结构是基于FPGA实现的,包括:CPU接口模块;状态寄存器模块;数据缓冲区模块;多路视频信号处理模块;显示缓冲区模块;多路视频字符/图形叠加控制模块;视频叠加OSD控制器模块和存储器接口模块。本发明的多通道OSD视频叠加控制器,可以同时将任意用户自定义单色字符/图形叠加到多路非同步视频信号中,字符/图形叠加基于位图方式,叠加效果出色、稳定。字符/图形完全由用户自己定义,多路视频叠加只需在用户CPU端配置一片ROM或者FLASH ROM来存储字符/图形,降低了生产成本和使用成本。 |
申请公布号 |
CN101640768A |
申请公布日期 |
2010.02.03 |
申请号 |
CN200810054007.6 |
申请日期 |
2008.07.30 |
申请人 |
天津天地伟业数码科技有限公司 |
发明人 |
戴林;高飞 |
分类号 |
H04N5/445(2006.01)I;G09G5/00(2006.01)I |
主分类号 |
H04N5/445(2006.01)I |
代理机构 |
天津市宗欣专利商标代理有限公司 |
代理人 |
常静彬 |
主权项 |
1、一种多通道OSD视频叠加控制器,其特征在于:其结构是基于FPGA实现的,字符/图形的叠加采用位图方式,包括:可以和用户进行数据交互的串并行CPU接口模块;用于视频叠加状态设置的状态寄存器模块;用于缓冲用户输入的视频叠加数据的数据缓冲区模块;多路视频信号处理模块;暂存多路视频显示数据的显示缓冲区模块;根据显示缓冲区模块中数据的内容产生叠加控制信号和叠加信息的多路视频字符/图形叠加控制模块;响应视频信号处理模块的数据读取请求和数据缓冲区模块中的数据写入请求信号进行数据读写控制的视频叠加OSD控制器模块和存储器接口模块。 |
地址 |
300384天津市华苑新技术产业园区华天道3号 |